JAJSV11C September   2011  – July 2024 UCC28063

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 改訂履歴
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 代表的特性
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  動作原理
      2. 7.3.2  Natural Interleaving
      3. 7.3.3  オン時間制御、最大周波数制限、再起動タイマ
      4. 7.3.4  歪みの低減
      5. 7.3.5  ゼロ電流検出およびバレー スイッチング
      6. 7.3.6  位相管理と軽負荷動作
      7. 7.3.7  外部ディセーブル
      8. 7.3.8  改良型エラー アンプ
      9. 7.3.9  ソフト スタート
      10. 7.3.10 ブラウンアウト保護
      11. 7.3.11 ドロップアウト検出
      12. 7.3.12 VREF
      13. 7.3.13 VCC
      14. 7.3.14 ダウンストリーム コンバータの制御
      15. 7.3.15 システム レベルの保護
        1. 7.3.15.1 フェイルセーフ OVP - 出力過電圧保護
        2. 7.3.15.2 過電流保護
        3. 7.3.15.3 開ループ保護
        4. 7.3.15.4 VCC 低電圧誤動作防止 (UVLO) 保護
        5. 7.3.15.5 位相障害保護
        6. 7.3.15.6 CS 開放、TSET 開放および短絡保護
        7. 7.3.15.7 サーマル シャットダウン保護
        8. 7.3.15.8 AC ライン ブラウンアウトおよびドロップアウト保護
        9. 7.3.15.9 フォルト論理図
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
      2. 8.2.2 詳細な設計手順
        1. 8.2.2.1  インダクタの選択
        2. 8.2.2.2  ZCD 抵抗の選択 (RZA、RZB)
        3. 8.2.2.3  HVSEN
        4. 8.2.2.4  出力コンデンサの選択
        5. 8.2.2.5  ピーク電流制限のための RS の選択
        6. 8.2.2.6  パワー半導体の選択 (Q1、Q2、D1、D2)
        7. 8.2.2.7  ブラウンアウト保護
        8. 8.2.2.8  コンバータのタイミング
        9. 8.2.2.9  VOUT の設定
        10. 8.2.2.10 電圧ループ補償
      3. 8.2.3 アプリケーション曲線
        1. 8.2.3.1 Natural Interleaving による入力リップル電流の相殺
        2. 8.2.3.2 ブラウンアウト保護
  10. 電源に関する推奨事項
  11. 10レイアウト
    1. 10.1 レイアウトのガイドライン
    2. 10.2 レイアウト例
  12. 11デバイスおよびドキュメントのサポート
    1. 11.1 デバイス サポート
      1. 11.1.1 開発サポート
        1. 11.1.1.1 関連製品
      2. 11.1.2 デバイスの命名規則
        1. 11.1.2.1 ピンの詳細説明
    2. 11.2 ドキュメントのサポート
      1. 11.2.1 関連資料
    3. 11.3 商標
    4. 11.4 静電気放電に関する注意事項
    5. 11.5 用語集
  13. 12メカニカル、パッケージ、および注文情報

パッケージ・オプション

メカニカル・データ(パッケージ|ピン)
サーマルパッド・メカニカル・データ
発注情報

過電流保護

特定の条件 (突入、ブラウンアウト回復、出力過負荷など) の下で、PFC 電力段には大きな電流が流れます。これらの条件の間、パワー デバイスをスイッチングから保護することが重要です。

従来型の電流検出方式では、各 MOSFET のソース レグと直列に接続したシャント抵抗を使用してコンバータの電流を検出するため、複数のグランド ポイントが形成され、消費電力が増大します。さらに、MOSFET がオフの際は電流情報が得られないため、ソース抵抗電流検出方式では、過電流 (OC) 条件の間、MOSFET が繰り返しターンオンします。その結果、コンバータは一時的に連続導通モード (CCM) で動作し、昇圧ダイオード内の過剰な逆回復電流またはその他の異常なストレスによって障害が発生する可能性があります。

UCC28063 は 1 本の抵抗を使って、総インダクタ (入力) 電流を連続的に検出します。これにより、過剰なインダクタ電流が流れた際の MOSFET のターンオンを完全に回避できます。MOSFET に対するゲート駆動は、総インダクタ電流がゼロに近づくまで禁止され、逆回復に起因する障害 (これらの障害は、AC ラインがブラウンアウト状態から回復した際に発生する可能性が最も高い) を防止します。

2 相動作時の OC スレッショルド電圧の公称値は -200mV であるため、損失の最小化に有利です。単相動作中、位相障害の検出によって、または PHB が 0.8V 未満に駆動されたという理由で、このスレッショルドは自動的に -166mV に低減されます。単相ピーク電流のインターリーブ ピーク電流に対する比が 1/2 より大きいため、単相スレッショルドは 2 相スレッショルドの単純に 1/2 ではないことに注意します。

OC 条件が発生すると、両方のゲート駆動出力が直ちにターンオフされますが、ソフト スタートはトリガされず、エラー アンプの動作も変更されません。総インダクタ電流検出電圧が OC クリア スレッショルド (-15mV) を下回ると、過電流状態は解消されます。

過電流状態の後、入力電流がゼロに近づくと、両方の MOSFET が同時にターンオンされます。2 つの相電流は一時的に同相で動作しているため、過電流イベント後に迅速に通常動作に復帰できるようにするため、どちらの相のピーク電流が最大値の 2 倍になっても OC 保護がトリガされないように電流検出抵抗を選択する必要があります。自動位相シフト制御は、数スイッチング サイクル以内にインターリーブを再確立します。