JAJSI56B
September 2016 – October 2019
DS280BR820
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
概略回路図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Electrical Characteristics – Serial Management Bus Interface
6.7
Timing Requirements – Serial Management Bus Interface
6.8
Typical Characteristics
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Device Data Path Operation
7.3.2
AC-Coupled Receiver Inputs
7.3.3
Signal Detect
7.3.4
2-Stage CTLE
7.3.5
Driver DC Gain Control
7.3.6
FIR Filter (Limiting Mode)
7.3.7
Configurable SMBus Address
7.4
Device Functional Modes
7.4.1
SMBus Slave Mode Configuration
7.4.2
SMBus Master Mode Configuration (EEPROM Self Load)
7.5
Programming
7.5.1
Transfer of Data with the SMBus Interface
7.6
Register Maps
7.6.1
Register Types: Global, Shared, and Channel
7.6.2
Global Registers: Channel Selection and ID Information
Table 2.
Global Register Map
7.6.3
Shared Registers
Table 3.
Shared Register Map
7.6.4
Channel Registers
Table 4.
Channel Register Map
8
Application and Implementation
8.1
Application Information
8.2
Typical Applications
8.2.1
Backplane and Mid-Plane Reach Extension
8.2.1.1
Design Requirements
8.2.1.2
Detailed Design Procedure
8.2.2
Front-Port Applications
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.3
Application Curves
8.2.3.1
Pattern Generator Characteristics
8.2.3.2
Equalizing Moderate Pre-Channel Loss
8.2.3.3
Equalizing High Pre-Channel Loss
8.2.3.4
Equalizing High Pre-Channel Loss and Moderate Post-Channel Loss
8.2.3.5
Output in FIR Limiting Mode with 16T Pattern
8.3
Initialization Set Up
9
Power Supply Recommendations
10
Layout
10.1
Layout Guidelines
10.2
Layout Examples
10.2.1
Stripline Example
10.2.2
Microstrip Example
11
デバイスおよびドキュメントのサポート
11.1
ドキュメントのサポート
11.1.1
関連資料
11.2
ドキュメントの更新通知を受け取る方法
11.3
商標
11.4
静電気放電に関する注意事項
11.5
Glossary
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
ZBL|135
MPBGAM0
サーマルパッド・メカニカル・データ
発注情報
jajsi56b_oa
jajsi56b_pm
1
特長
8チャネルのマルチプロトコル・リニア・イコライザーで、最高28Gbpsのインターフェイスをサポート
低消費電力: 93mW/チャネル(標準値)
ヒートシンク不要
リニア均等化によりリンク・トレーニング、自動ネゴシエーション、FECパススルーをシームレスにサポート
チャネルの範囲を、通常のACIS-to-ACIS能力よりも17dB以上拡張
非常に短いレイテンシ:100ps (標準値)
低い付加的ランダム・ジッタ
小型の8mm×13mm BGAパッケージにRX ACカップリングコンデンサを内蔵し、フロースルー配線が簡単
独自のピン配置により、パッケージの下に高速信号の配線が可能
ピン互換のRetimerを利用可能
単一の2.5V ±5%電源
–40℃~+85℃の動作温度範囲