JAJSGT3B
September 2005 – January 2019
DS90LT012AH
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
Device Images
接続図
機能図
4
改訂履歴
5
Pin Configuration and Functions
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Switching Characteristics
6.7
Typical Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Termination
8.3.2
Threshold
8.3.3
Fail-Safe Feature
8.3.4
Probing LVDS Transmission Lines
8.3.5
Cables and Connectors, General Comments
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Point-to-Point Communications
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.2.1
Receiver Bypass Capacitance
9.2.1.2.2
Interconnecting Media
9.2.1.2.3
PCB Transmission Lines
9.2.1.3
Application Curve
10
Power Supply Recommendations
10.1
Power Supply Considerations
11
Layout
11.1
Layout Guidelines
11.1.1
Microstrip vs. Stripline Topologies
11.1.2
Dielectric Type and Board Construction
11.1.3
Recommended Stack Layout
11.1.4
Separation Between Traces
11.1.5
Crosstalk and Ground Bounce Minimization
11.1.6
Decoupling
11.2
Layout Example
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントの更新通知を受け取る方法
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DBV|5
MPDS018T
サーマルパッド・メカニカル・データ
発注情報
jajsgt3b_oa
jajsgt3b_pm
1
特長
-40°C~+125°C の温度範囲で動作
ANSI TIA/EIA-644-A 規格準拠
400Mpbs (200MHz) を超えるスイッチング速度
差動スキュー:100ps (標準値)
最大伝搬遅延: 3.5ns
内蔵ライン終端抵抗:100Ω (標準値)
3.3V 単一電源の設計 (2.7V~3.6V の範囲)
電源オフ時に LVDS 入力は高インピーダンス
LVDS 入力は LVDS/CML/LVPECL 信号に対応
PCB レイアウトを簡素化できるピン配置
低消費電力:10mW (標準値、3.3V 固定)
5ピンのSOT-23パッケージ