JAJSD64C april   2017  – february 2023 PGA460

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成および機能
  6. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  内部電源レギュレータの特性
    6. 6.6  トランスデューサ・ドライバ特性
    7. 6.7  トランスデューサ・レシーバ特性
    8. 6.8  A/D コンバータの特性
    9. 6.9  デジタル信号処理特性
    10. 6.10 温度センサの特性
    11. 6.11 高電圧 I/O 特性
    12. 6.12 デジタル I/O 特性
    13. 6.13 EEPROM の特性
    14. 6.14 タイミング要件
    15. 6.15 スイッチング特性
    16. 6.16 代表的な特性
  7. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1  電源ブロック
      2. 7.3.2  バースト生成
        1. 7.3.2.1 センタータップ・トランスの使用
        2. 7.3.2.2 直接駆動
        3. 7.3.2.3 その他の構成
      3. 7.3.3  アナログ・フロントエンド
      4. 7.3.4  デジタル・シグナル・プロセッサ
        1. 7.3.4.1 超音波エコー - バンドパス・フィルタ
        2. 7.3.4.2 超音波エコー – 整流器、ピーク・ホールド、ローパス・フィルタ、データ選択
        3. 7.3.4.3 超音波エコー - 非線形スケーリング
        4. 7.3.4.4 超音波エコー — スレッショルド・データの割り当て
        5. 7.3.4.5 デジタル・ゲイン
      5. 7.3.5  システム診断
        1. 7.3.5.1 デバイス内部診断
      6. 7.3.6  インターフェイスの説明
        1. 7.3.6.1 時間コマンド・インターフェイス
          1. 7.3.6.1.1 実行コマンド
          2. 7.3.6.1.2 構成 / ステータス・コマンド
        2. 7.3.6.2 USART インターフェイス
          1. 7.3.6.2.1 USART 非同期モード
            1. 7.3.6.2.1.1 同期フィールド
            2. 7.3.6.2.1.2 コマンド・フィールド
            3. 7.3.6.2.1.3 データ・フィールド
            4. 7.3.6.2.1.4 チェックサム・フィールド
            5. 7.3.6.2.1.5 PGA460 UART コマンド
            6. 7.3.6.2.1.6 UARTの動作
              1. 7.3.6.2.1.6.1 無応答動作
              2. 7.3.6.2.1.6.2 応答動作 (レジスタ読み取りを除くすべて)
              3. 7.3.6.2.1.6.3 応答動作 (レジスタ読み取り)
            7. 7.3.6.2.1.7 診断フィールド
            8. 7.3.6.2.1.8 USART 同期モード
          2. 7.3.6.2.2 1 線式 UART インターフェイス
          3. 7.3.6.2.3 UART動作による超音波物体検出
        3. 7.3.6.3 イン・システム IO ピン・インターフェイスの選択
      7. 7.3.7  エコー・データ・ダンプ
        1. 7.3.7.1 オンボード・メモリ・データ保存
        2. 7.3.7.2 USART 同期モードによるダイレクト・データ・バースト
      8. 7.3.8  低消費電力モード
        1. 7.3.8.1 時間コマンド・インターフェイス
        2. 7.3.8.2 UART インターフェイス
      9. 7.3.9  トランスデューサの時間および温度デカップリング
        1. 7.3.9.1 時間デカップリング
        2. 7.3.9.2 温度デカップリング
      10. 7.3.10 メモリ CRC 計算
      11. 7.3.11 温度センサと温度データパス
      12. 7.3.12 TEST ピンの機能
    4. 7.4 デバイスの機能モード
    5. 7.5 プログラミング
      1. 7.5.1 UART および USART 通信の例
    6. 7.6 レジスタ・マップ
      1. 7.6.1 EEPROM のプログラミング
      2. 7.6.2 レジスタ・マップ・パーティショニングとデフォルト値
      3. 7.6.3 REGMAP レジスタ
  8. アプリケーションと実装
    1. 8.1 アプリケーション情報
      1. 8.1.1 トランスデューサのタイプ
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 トランス駆動方式
        1. 8.2.1.1 設計要件
        2. 8.2.1.2 詳細な設計手順
          1. 8.2.1.2.1 トランスデューサ駆動電圧
          2. 8.2.1.2.2 トランスデューサ駆動周波数
          3. 8.2.1.2.3 トランスデューサのパルス数
          4. 8.2.1.2.4 トランスの巻線比
          5. 8.2.1.2.5 トランスの飽和電流と電源電圧定格
        3. 8.2.1.3 アプリケーション曲線
      2. 8.2.2 直接駆動 (トランスレス) 方式
        1. 8.2.2.1 設計要件
        2. 8.2.2.2 詳細な設計手順
        3. 8.2.2.3 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  9. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  10. 10メカニカル、パッケージ、および注文情報

イン・システム IO ピン・インターフェイスの選択

PGA460 デバイスは、IO ピンでの時間コマンド・インターフェイスがイネーブルの状態に出荷時にプログラムされています。エンド・ユーザーが 1 線式 UART モードで IO ピンを使用するシステムでは、以下に示すように、IO ピンで 1 線式 UART インターフェイスをイネーブルにする 2 つの選択肢があります。

  • UART RXD および TXD ピンにアクセスできる場合、ユーザーは EEPROM メモリ空間で IO_IF_SEL ビットを 1 に設定し、EEPROM プログラム・コマンドを実行して、その後の使用のためにその構成を保存できます。
  • RXD および TXD ピンにアクセスできない場合 (最終製品がすでに組み立てられている場合など)、図 7-32 に示す IO ピンのパターンを使用して、デバイスのインターフェイスを切り替えることができます。

GUID-0A2C563E-5C2D-424F-B243-1539F980DB86-low.gif図 7-32 IO ピン・インターフェイスの切り替えパターン

図 7-32 に示すように、時間コマンド・インターフェイスおよび UART インターフェイスがパターンを簡単に再現できるように、データ・フォーマットは特定の方法で選択されます。以下に示す 2 つの状況が考えられます。

    コントローラが UART インターフェイスである場合の時間コマンド・インターフェイスの IO ピンこの場合、コントローラは以下のデータを使用して UART フレームを送信できます。0xF0 の後に 0xF8 が続き、その後に 0xFC が続くデータ。このとき、UART のボーレートは 19200bps です。
    注:

    この場合、コントローラは同期フィールドを生成しません。

    コントローラ・デバイスが時間コマンド・インターフェイスである場合の UART インターフェイスの IO ピンこの場合、コントローラは、図 7-32 に示す持続時間の 3 つの時間コマンド・パルスを生成します。

PGA460 デバイスがデータを受信すると、直ちに IO ピンのインターフェイスが切り替えられます。図 7-32 のパターンによって、EEPROM メモリの IO_IF_SEL ビットの値が変更されますが、EEPROM はプログラムされません。したがって、PGA460 インターフェイスをターゲット・インターフェイスに設定した直後に、コントローラは、目的の構成で EEPROM をプログラムするためのコマンドを発行する必要があります。

注:

IO インターフェイス・オプションの選択パターンを切り替えると、STAT2 ビットが 1 にトリガされます。読み出し時に、STAT2 ビットはクリアされます。