JAJSEN0O October   1995  – July 2024 SN54AHCT240 , SN74AHCT240

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Electrical Characteristics
    6. 5.6 Switching Characteristics
    7. 5.7 Noise Characteristics
    8. 5.8 Operating Characteristics
    9. 5.9 Typical Characteristics
  7.   Parameter Measurement Information
  8. Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
    4. 6.4 Device Functional Modes
  9. Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Application
      1. 7.2.1 Design Requirements
      2. 7.2.2 Detailed Design Procedure
      3. 7.2.3 Application Curves
    3. 7.3 Power Supply Recommendations
    4. 7.4 Layout
      1. 7.4.1 Layout Guidelines
      2. 7.4.2 Layout Example
  10. Device and Documentation Support
    1. 8.1 Documentation Support (Analog)
      1. 8.1.1 Related Links
    2. 8.2 ドキュメントの更新通知を受け取る方法
    3. 8.3 サポート・リソース
    4. 8.4 Trademarks
    5. 8.5 静電気放電に関する注意事項
    6. 8.6 用語集
  11. Revision History
  12. 10Mechanical, Packaging, and Orderable Information

概要

SNx4AHCT240 8進バッファ/ドライバは、トライステート メモリ アドレス ドライバ、クロック ドライバ、およびバス指向のレシーバとトランスミッタの性能および密度を向上させることを目的に設計されています。

製品情報
部品番号 パッケージ (1) パッケージ サイズ(2) 本体サイズ (3)
SN74AHCT240 DB (SSOP、20) 7.2mm × 7.8mm 7.50mm × 5.30mm
NS (SOP、20) 12.60mm × 7.8mm 12.6mm × 5.30mm
PW (TSSOP、20) 6.50mm × 6.4mm 6.50mm × 4.40mm
DW (SOIC、20) 12.80mm × 10.3mm 12.8mm × 7.5mm
N (PDIP、20) 24.33mm × 9.4mm 25.40mm × 6.35mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN54AHCT240 SN74AHCT240 概略回路図概略回路図