JAJSGJ2C October 2018 – November 2021 UCC21530
PRODUCTION DATA
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
供給電流 | ||||||
IVCCI | VCCI の静止電流 | VINA = 0V、VINB = 0V | 1.5 | 2.0 | mA | |
IVDDA、 IVDDB | VDDA と VDDB の静止電流 | VINA = 0V、VINB = 0V | 1.0 | 1.8 | mA | |
IVCCI | VCCI の各動作電流 | (f = 500kHz) チャネルあたりの電流 | 2.0 | mA | ||
IVDDA、 IVDDB | VDDA と VDDB の動作電流 | (f = 500kHz) チャネルあたりの電流、COUT = 100pF、 VVDDA、VVDDB = 15V | 3.0 | mA | ||
VCCI から GND への低電圧スレッショルド | ||||||
VVCCI_ON | UVLO 立ち上がりスレッショルド | 2.55 | 2.7 | 2.85 | V | |
VVCCI_OFF | UVLO 立ち下がりスレッショルド | 2.35 | 2.5 | 2.65 | V | |
VVCCI_HYS | UVLO スレッショルドのヒステリシス | 0.2 | V | |||
UCC21530B-Q1 VDD から VSS への低電圧スレッショルド | ||||||
VVDDA_ON、 VVDDB_ON | UVLO 立ち上がりスレッショルド | 8 | 8.5 | 9 | V | |
VVDDA_OFF、 VVDDB_OFF | UVLO 立ち下がりスレッショルド | 7.5 | 8 | 8.5 | V | |
VVDDA_HYS、 VVDDB_HYS | UVLO スレッショルドのヒステリシス | 0.5 | V | |||
UCC21530-Q1 VDD から VSS への低電圧スレッショルド | ||||||
VVDDA_ON、 VVDDB_ON | UVLO 立ち上がりスレッショルド | 12.5 | 13.5 | 14.5 | V | |
VVDDA_OFF、 VVDDB_OFF | UVLO 立ち下がりスレッショルド | 11.5 | 12.5 | 13.5 | V | |
VVDDA_HYS、 VVDDB_HYS | UVLO スレッショルドのヒステリシス | 1.0 | V | |||
INA と INB | ||||||
VINAH、VINBH | 入力 High スレッショルド電圧 | 1.6 | 1.8 | 2 | V | |
VINAL、VINBL | 入力 Low スレッショルド電圧 | 0.8 | 1 | 1.2 | V | |
VINA_HYS、VINB_HYS | 入力スレッショルドのヒステリシス | 0.8 | V | |||
VINA、VINB | 負の過渡電圧、GND 基準、50ns パルス | 出荷時のテストは未実施。ベンチ・テストのみ | -5 | V | ||
EN スレッショルド | ||||||
VENH | イネーブル High 電圧 | 2.0 | V | |||
VENL | イネーブル Low 電圧 | 0.8 | V | |||
出力 | ||||||
IOA+、IOB+ | ピーク出力ソース電流 | CVDD = 10µF、CLOAD = 0.18µF、f = 1kHz、ベンチ測定 | 4 | A | ||
IOA-、IOB- | ピーク出力シンク電流 | CVDD = 10µF、CLOAD = 0.18µF、f = 1kHz、ベンチ測定 | 6 | A | ||
ROHA、ROHB | HIGH 状態の出力抵抗 | IOUT = -10mA、TA = 25℃、ROHA、ROHB は、駆動プルアップ性能を表すものではありません。詳細については、Topic Link Label6.10 とTopic Link Label8.3.4 の tRISE を参照してください。 | 5 | Ω | ||
ROLA、ROLB | Low 状態の出力抵抗 | IOUT = 10mA、TA = 25℃ | 0.55 | Ω | ||
VOHA、VOHB | High 状態の出力電圧 | VVDDA、VVDDB = 15V、IOUT = -10mA、TA = 25℃ | 14.95 | V | ||
VOLA、VOLB | Low 状態の出力電圧 | VVDDA、VVDDB = 15V、IOUT = 10mA、TA = 25℃ | 5.5 | mV | ||
デッド・タイムとオーバーラップのプログラミング | ||||||
デッド・タイム | DT ピンを VCCI に接続 | オーバーラップは INA、INB によって決定 | - | |||
RDT = 20kΩ | 160 | 200 | 240 | ns |