JAJSGJ4D August   2018  – April 2021 UCC21530-Q1

PRODUCTION DATA  

  1. 特長
  2. アプリケーション
  3. 概要
  4. 改訂履歴
  5. ピン構成と機能
    1.     ピン機能
  6. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  ESD 定格
    3. 6.3  推奨動作条件
    4. 6.4  熱に関する情報
    5. 6.5  電力定格
    6. 6.6  絶縁仕様
    7. 6.7  安全関連認証
    8. 6.8  安全限界値
    9. 6.9  電気的特性
    10. 6.10 スイッチング特性
    11. 6.11 絶縁特性曲線
    12. 6.12 代表的特性
  7. パラメータ測定情報
    1. 7.1 伝搬遅延とパルス幅歪み
    2. 7.2 立ち上がりおよび立ち下がり時間
    3. 7.3 入力とイネーブルの応答時間
    4. 7.4 プログラム可能なデッド・タイム
    5. 7.5 電源オン時の出力の UVLO 遅延
    6. 7.6 CMTI テスト
  8. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 VDD、VCCI、低電圧誤動作防止 (UVLO)
      2. 8.3.2 入力および出力論理表
      3. 8.3.3 入力段
      4. 8.3.4 出力段
      5. 8.3.5 UCC21530-Q1 のダイオード構造
    4. 8.4 デバイスの機能モード
      1. 8.4.1 イネーブル・ピン
      2. 8.4.2 プログラマブル・デッド・タイム (DT) ピン
        1. 8.4.2.1 VCC に接続された DT ピン
        2. 8.4.2.2 DT ピンと GND ピンとの間の設定抵抗に接続される DT ピン
          1.        アプリケーションと実装
            1. 9.1 アプリケーション情報
            2. 9.2 代表的なアプリケーション
              1. 9.2.1 設計要件
              2. 9.2.2 詳細な設計手順
                1. 9.2.2.1 INA/INB 入力フィルタの設計
                2. 9.2.2.2 デッド・タイム抵抗およびコンデンサの選択
                3. 9.2.2.3 ゲート・ドライバの出力抵抗
                4. 9.2.2.4 ゲート・ドライバの電力損失の推定
                5. 9.2.2.5 接合部温度の推定
                6. 9.2.2.6 VCCI、VDDA/B コンデンサの選択
                  1. 9.2.2.6.1 VCCI コンデンサの選択
                7. 9.2.2.7 他のアプリケーション回路の例
              3. 9.2.3 アプリケーション曲線
                1.           電源に関する推奨事項
  9. レイアウト
    1. 9.1 レイアウトのガイドライン
      1. 9.1.1 部品の配置に関する注意事項
      2. 9.1.2 接地に関する注意事項
      3. 9.1.3 高電圧に関する注意事項
      4. 9.1.4 熱に関する注意事項
    2. 9.2 レイアウト例
  10. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントのサポート
      1. 10.1.1 関連資料
    2. 10.2 ドキュメントの更新通知を受け取る方法
    3. 10.3 コミュニティ・リソース
    4. 10.4 商標
      1.      メカニカル、パッケージ、および注文情報

電気的特性

VVCCI = 3.3V または 5V、0.1μF コンデンサを VCCI から GND に接続、VVDDA = VVDDB = 12V または 15V(1)、1μF コンデンサを VDDA および VDDB から VSSA および VSSB に接続、DT ピンを VCCI に接続、CL = 0pF、 TA = -40℃~+125℃ (特に記述のない限り)
パラメータテスト条件最小値標準値最大値単位
供給電流
IVCCIVCCI の静止電流VINA = 0V、VINB = 0V1.52.0mA
IVDDA
IVDDB
VDDA と VDDB の静止電流VINA = 0V、VINB = 0V1.01.8mA
IVCCIVCCI の各動作電流(f = 500kHz) チャネルあたりの電流2.0mA
IVDDA
IVDDB
VDDA と VDDB の動作電流(f = 500kHz) チャネルあたりの電流、COUT = 100pF、
VVDDA、VVDDB = 15V
3.0mA
VCCI から GND への低電圧スレッショルド
VVCCI_ONUVLO 立ち上がりスレッショルド2.552.72.85V
VVCCI_OFFUVLO 立ち下がりスレッショルド2.352.52.65V
VVCCI_HYSUVLO スレッショルドのヒステリシス0.2V
UCC21530B-Q1 VDD から VSS への低電圧スレッショルド
VVDDA_ON
VVDDB_ON
UVLO 立ち上がりスレッショルド88.59V
VVDDA_OFF
VVDDB_OFF
UVLO 立ち下がりスレッショルド7.588.5V
VVDDA_HYS
VVDDB_HYS
UVLO スレッショルドのヒステリシス0.5V
UCC21530-Q1 VDD から VSS への低電圧スレッショルド
VVDDA_ON
VVDDB_ON
UVLO 立ち上がりスレッショルド12.513.514.5V
VVDDA_OFF
VVDDB_OFF
UVLO 立ち下がりスレッショルド11.512.513.5V
VVDDA_HYS
VVDDB_HYS
UVLO スレッショルドのヒステリシス1.0V
INA と INB
VINAH、VINBH入力 High スレッショルド電圧1.61.82V
VINAL、VINBL入力 Low スレッショルド電圧0.811.2V
VINA_HYS、VINB_HYS入力スレッショルドのヒステリシス0.8V
VINA、VINB負の過渡電圧、GND 基準、50ns パルス出荷時のテストは未実施。ベンチ・テストのみ-5V
EN スレッショルド
VENHイネーブル High 電圧2.0V
VENLイネーブル Low 電圧0.8V
出力
IOA+、IOB+ピーク出力ソース電流CVDD = 10µF、CLOAD = 0.18µF、f = 1kHz、ベンチ測定4A
IOA-、IOB-ピーク出力シンク電流CVDD = 10µF、CLOAD = 0.18µF、f = 1kHz、ベンチ測定6A
ROHA、ROHBHIGH 状態の出力抵抗IOUT = -10mA、TA = 25℃、ROHA、ROHB は、駆動プルアップ性能を表すものではありません。詳細については、Topic Link Label6.10 Topic Link Label8.3.4tRISE を参照してください。5Ω
ROLA、ROLBLow 状態の出力抵抗IOUT = 10mA、TA = 25℃0.55Ω
VOHA、VOHBHigh 状態の出力電圧VVDDA、VVDDB = 15V、IOUT = -10mA、TA = 25℃14.95V
VOLA、VOLBLow 状態の出力電圧VVDDA、VVDDB = 15V、IOUT = 10mA、TA = 25℃5.5mV
デッド・タイムとオーバーラップのプログラミング
デッド・タイムDT ピンを VCCI に接続オーバーラップは INA、INB によって決定-
RDT = 20kΩ160200240ns