JAJSGJ4D August 2018 – April 2021 UCC21530-Q1
PRODUCTION DATA
図 9-5に、インダクタ負荷として L1 を使用する複数パルスのベンチ・テスト回路を示します。また、ドライバと SiC MOSFET のスイッチング過渡をさまざまな負荷条件のもとで評価するため、制御パルスのグループが生成されます。テスト条件は次のとおりです。VDC-Link = 600V、VCC = 5V、VDD = 15V、VSS = -4V、fSW = 500kHz、RON = 5.1Ω、ROFF = 1.0Ω。約 20A の電流でのオン/オフ波形を、図 9-6 に示します。
チャネル 1 (黄):ローサイド MOSFET のゲートとソースの間の電圧信号。
チャネル 2 (青):ハイサイド MOSFET のゲートとソースの間の電圧信号。
チャネル 3 (ピンク):ローサイド MOSFET のドレインとソースの間の電圧信号。
チャネル 4 (緑):ローサイド MOSFET のドレインとソースの間の電流信号。
図 9-6 で、ハイサイドとローサイドのパワー・トランジスタのゲート駆動信号のデッドタイムは 100ns で、どちらの信号も 500MHz 以上の帯域幅を持つプローブで測定されます。