JAJSGL5C December 2018 – August 2019 TPS3840
PRODUCTION DATA.
リセット出力信号は、VDD の電圧が負の電圧スレッショルド (VIT-) を下回った場合、またはマニュアル・リセット (MR) が論理 LOW (VMR_L) に駆動された場合、アサートされます。リセット信号は、VDD が VIT- にヒステリシスを加えた値 (VIT+) を上回った場合、またはマニュアル・リセットがフローティングまたは VMR_H を上回った状態でリセット遅延時間 (tD) が経過した場合、クリアされます。CT ピンとグランドの間にコンデンサを接続することで、リセット遅延時間をプログラムできます。高速にリセットする場合は、CT ピンをフローティングのままにします。
その他の特長として、MR と VDD の内蔵グリッチ耐性保護、内蔵ヒステリシス、低いオープン・ドレイン出力リーク電流 (ILKG(OD)) があります。