JAJSH49C March 2019 – April 2024 DS90UB953A-Q1
PRODUCTION DATA
デシリアライザ ハブと DS90UB953A-Q1 シリアライザとの間の通信リンクを初期化する場合、システム タイミングは、シリアライザの基準クロックを生成するために選択されたモードに依存します。同期クロック モードを選択すると、シリアライザは、利用可能な場合には、抽出されたバック チャネル基準クロックに再ロックするため、センサモジュールでローカル水晶発振器を使用する必要はありません。初期化シーケンスは、「初期化シーケンス:非同期クロック モード」に示されている図に従います。
システムの起動時間を短縮するために、デシリアライザからバック チャネル経由で SER に接続されたリモート I2C ターゲット デバイスへのアクセスを試みる前に、I2C ウォッチドッグ タイマの高速化 (0x0A = 0x12) をプログラミングすることを推奨します。これにより、センサ モジュールの電源投入時にシリアライザの I2C バスに予期しないノイズが発生した場合でも、リモート センサのアクセス時間を短縮できます。
連続 PLL ロックには、DS90UB953A-Q1シリアライザの温度ランプダウン範囲を、デバイスの初期温度に基づいて拡張するソフトウェア構成を推奨します。スタートアップ温度からの温度低下範囲は、 10°C 以上の温度と 10°C 以下の温度によって異なります。 開始温度が 10°C から 105°C 125°C の範囲では、適用されたソフトウェア構成で連続 PLL ロックを維持できる最小終了温度は -10°C となります。開始温度が 10°C を下回る場合、最大の温度低下は、開始温度から 20°C です。
レジスタの構成としては、動的構成、静的構成、および設定を有効にするためのオーバーライドがあります。初期化時に、アナログ レジスタ 0x4C[6:4] TEMP_RAMP_STATIC_CFG を 0x7 に設定することを推奨します。アナログ レジスタ 0x4B TEMP_RAMP_DYNAMIC_CFG の値は初期化によって変わります。このオフセット値は、ダイ温度と相関して TEMP_RAMP_DYNAMIC_CFG の読み戻し値に対してデクリメントまたはインクリメントすることを推奨します。シリアライザの温度は、対になるデシリアライザの SENSOR_STS_2[2:0] で通知されます。温度別のオフセット値は、表 7-5 に示されています。ソフトウェア構成を適用するには、TEMP_RAMP_DYNAMIC_CFG[5] を 0x1 に設定します。
デシリアライザ 0x53 SENSOR_STS_2[2:0] | 開始ダイ温度(°C) | 動的構成オフセット値 |
---|---|---|
0 | T < -30 | -1 |
1 | -30 < T < -10 | -1 |
2 | -10 < T < 15 | 0 |
3 | 15 < T < 35 | 0 |
4 | 35 < T < 55 | 1 |
5 | 55 < T < 75 | 1 |
6 | 75 < T < 100 | 1 |
7 | T > 100 | 3 |