JAJSLT6G
April 2021 – May 2024
AM2431
,
AM2432
,
AM2434
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
3.1
機能ブロック図
4
デバイスの比較
4.1
関連製品
5
端子構成および機能
5.1
ピン ダイアグラム
5.1.1
AM243x ALV のピン配置図
5.1.2
AM243x ALX のピン配置図
5.2
ピン属性
13
14
5.2.1
AM243x パッケージの比較表 (ALV と ALX の比較)
5.3
信号の説明
17
5.3.1
AM243x_ALX パッケージ - サポートされていないインターフェイスと信号
5.3.2
ADC
メイン ドメイン インスタンス
21
5.3.3
CPSW
メイン ドメイン インスタンス
24
25
26
27
5.3.3.1.1
CPSW3G IOSET
5.3.4
CPTS
メイン ドメイン インスタンス
31
32
5.3.5
DDRSS
メイン ドメイン インスタンス
35
5.3.6
ECAP
メイン ドメイン インスタンス
38
39
40
5.3.7
エミュレーションおよびデバッグ
メイン ドメイン インスタンス
43
MCU ドメインのインスタンス
45
5.3.8
EPWM
メイン ドメイン インスタンス
48
49
50
51
52
53
54
55
56
57
5.3.9
EQEP
メイン ドメイン インスタンス
60
61
62
5.3.10
FSI
メイン ドメイン インスタンス
65
66
67
68
69
70
71
72
5.3.11
GPIO
メイン ドメイン インスタンス
75
76
MCU ドメインのインスタンス
78
5.3.12
GPMC
メイン ドメイン インスタンス
81
5.3.12.1.1
GPMC0 の IOSET (ALV)
5.3.13
I2C
メイン ドメイン インスタンス
85
86
87
88
MCU ドメインのインスタンス
90
91
5.3.14
MCAN
メイン ドメイン インスタンス
94
95
5.3.15
SPI (MCSPI)
メイン ドメイン インスタンス
98
99
100
101
102
MCU ドメインのインスタンス
104
105
5.3.16
MMC
メイン ドメイン インスタンス
108
109
5.3.17
OSPI
メイン ドメイン インスタンス
112
5.3.18
電源
114
5.3.19
PRU_ICSSG
メイン ドメイン インスタンス
117
118
5.3.20
予約済み
120
5.3.21
SERDES
メイン ドメイン インスタンス
123
5.3.22
システム、その他
5.3.22.1
ブート モードの構成
メイン ドメイン インスタンス
127
5.3.22.2
クロック
MCU ドメインのインスタンス
130
5.3.22.3
システム
メイン ドメイン インスタンス
133
MCU ドメインのインスタンス
135
5.3.22.4
VMON
137
5.3.23
TIMER
メイン ドメイン インスタンス
140
MCU ドメインのインスタンス
142
5.3.24
UART
メイン ドメイン インスタンス
145
146
147
148
149
150
151
MCU ドメインのインスタンス
153
154
5.3.25
USB
メイン ドメイン インスタンス
157
5.4
ピン接続要件
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
電源投入時間 (POH)
6.4
推奨動作条件
6.5
動作性能ポイント
6.6
消費電力の概略
6.7
電気的特性
6.7.1
I2C オープン ドレインおよびフェイルセーフ (I2C OD FS) の電気的特性
6.7.2
フェイルセーフ リセット (FS RESET) の電気的特性
6.7.3
高周波発振器 (HFOSC) の電気的特性
6.7.4
eMMCPHY の電気的特性
6.7.5
SDIO 電気的特性
6.7.6
LVCMOS 電気的特性
6.7.7
ADC12B の電気的特性 (ALV パッケージ)
6.7.8
ADC10B の電気的特性 (ALX パッケージ)
6.7.9
USB2PHY の電気的特性
6.7.10
SerDes PHY の電気的特性
6.7.11
DDR の電気的特性
6.8
ワンタイム プログラマブル (OTP) eFuse の VPP 仕様
6.8.1
OTP eFuse プログラミングの推奨動作条件
6.8.2
ハードウェア要件
6.8.3
プログラミング シーケンス
6.8.4
ハードウェア保証への影響
6.9
熱抵抗特性
6.9.1
熱抵抗特性
6.10
タイミングおよびスイッチング特性
6.10.1
タイミング パラメータおよび情報
6.10.2
電源要件
6.10.2.1
電源スルーレートの要件
6.10.2.2
電源シーケンス
6.10.2.2.1
パワーアップ シーケンシング
6.10.2.2.2
電源切断シーケンシング
6.10.3
システムのタイミング
6.10.3.1
リセット タイミング
6.10.3.2
安全信号タイミング
6.10.3.3
クロックのタイミング
6.10.4
クロック仕様
6.10.4.1
入力クロック / 発振器
6.10.4.1.1
MCU_OSC0 内部発振器クロック ソース
6.10.4.1.1.1
負荷容量
6.10.4.1.1.2
シャント容量
6.10.4.1.2
MCU_OSC0 LVCMOS デジタル クロック ソース
6.10.4.2
出力クロック
6.10.4.3
PLL
6.10.4.4
クロックおよび制御信号の遷移に関する推奨システム上の注意事項
6.10.5
ペリフェラル
6.10.5.1
CPSW3G
6.10.5.1.1
CPSW3G MDIO のタイミング
6.10.5.1.2
CPSW3G RMII のタイミング
6.10.5.1.3
CPSW3G RGMII のタイミング
6.10.5.1.4
CPSW3G IOSET
6.10.5.2
DDRSS
6.10.5.3
ECAP
6.10.5.4
EPWM
6.10.5.5
EQEP
6.10.5.6
FSI
6.10.5.7
GPIO
6.10.5.8
GPMC
6.10.5.8.1
GPMC および NOR フラッシュ — 同期モード
6.10.5.8.2
GPMC および NOR フラッシュ — 非同期モード
6.10.5.8.3
GPMC および NAND フラッシュ — 非同期モード
6.10.5.8.4
GPMC0 の IOSET (ALV)
6.10.5.9
I2C
6.10.5.10
MCAN
6.10.5.11
MCSPI
6.10.5.11.1
MCSPI — コントローラ モード
6.10.5.11.2
MCSPI — ペリフェラル モード
6.10.5.12
MMCSD
6.10.5.12.1
MMC0 - eMMC インターフェイス
6.10.5.12.1.1
レガシー SDR モード
6.10.5.12.1.2
ハイスピード SDR モード
6.10.5.12.1.3
ハイスピード DDR モード
6.10.5.12.1.4
HS200 Mode
6.10.5.12.2
MMC1 - SD/SDIO インターフェイス
6.10.5.12.2.1
デフォルト速度モード
6.10.5.12.2.2
ハイスピード モード
6.10.5.12.2.3
UHS–I SDR12 モード
6.10.5.12.2.4
UHS–I SDR25 モード
6.10.5.12.2.5
UHS–I SDR50 モード
6.10.5.12.2.6
UHS–I DDR50 モード
6.10.5.12.2.7
UHS–I SDR104 モード
6.10.5.13
CPTS
6.10.5.14
OSPI
6.10.5.14.1
OSPI0 PHY モード
6.10.5.14.1.1
PHY データ トレーニング付き OSPI0
6.10.5.14.1.2
データ トレーニングなし OSPI0
6.10.5.14.1.2.1
OSPI0 PHY SDR のタイミング
6.10.5.14.1.2.2
OSPI0 PHY DDR のタイミング
6.10.5.14.2
OSPI0 タップ モード
6.10.5.14.2.1
OSPI0 タップ SDR のタイミング
6.10.5.14.2.2
OSPI0 タップ DDR のタイミング
6.10.5.15
PCIe
6.10.5.16
PRU_ICSSG
6.10.5.16.1
PRU_ICSSG プログラマブル リアルタイム ユニット (PRU)
6.10.5.16.1.1
PRU_ICSSG PRU 直接出力モードのタイミング
6.10.5.16.1.2
PRU_ICSSG PRU パラレル キャプチャ モードのタイミング
6.10.5.16.1.3
PRU_ICSSG PRU のシフト モードのタイミング
6.10.5.16.1.4
PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイス
6.10.5.16.1.4.1
PRU_ICSSG PRU シグマ デルタおよびペリフェラル インターフェイスのタイミング
6.10.5.16.2
PRU_ICSSG パルス幅変調(PWM)
6.10.5.16.2.1
PRU_ICSSG PWM のタイミング
6.10.5.16.3
PRU_ICSSG 産業用イーサネット ペリフェラル (IEP)
6.10.5.16.3.1
PRU_ICSSG IEP のタイミング
6.10.5.16.4
PRU_ICSSG UART (Universal Asynchronous Receiver/Transmitter)
6.10.5.16.4.1
PRU_ICSSG UART のタイミング
6.10.5.16.5
PRU_ICSSG 拡張キャプチャ ペリフェラル (ECAP)
6.10.5.16.5.1
PRU_ICSSG ECAP のタイミング
6.10.5.16.6
PRU_ICSSG RGMII、MII_RT、スイッチ
6.10.5.16.6.1
PRU_ICSSG MDIO のタイミング
6.10.5.16.6.2
PRU_ICSSG MII のタイミング
6.10.5.16.6.3
PRU_ICSSG RGMII のタイミング
6.10.5.17
タイマ
6.10.5.18
UART
6.10.5.19
USB
6.10.6
エミュレーションおよびデバッグ
6.10.6.1
トレース
6.10.6.2
JTAG
7
詳細説明
7.1
概要
7.2
プロセッサ サブシステム
7.2.1
Arm Cortex-R5F サブシステム (R5FSS)
7.2.2
Arm Cortex-M4F (M4FSS)
7.3
アクセラレータとコプロセッサ
7.3.1
プログラマブル リアルタイム ユニット サブシステムおよび産業用通信サブシステム (PRU_ICSSG)
7.4
その他のサブシステム
7.4.1
PDMA コントローラ
7.4.2
ペリフェラル
7.4.2.1
ADC
7.4.2.2
DCC
7.4.2.3
デュアル データ レート (DDR) 外部メモリ インターフェイス (DDRSS)
7.4.2.4
ECAP
7.4.2.5
EPWM
7.4.2.6
ELM
7.4.2.7
ESM
7.4.2.8
GPIO
7.4.2.9
EQEP
7.4.2.10
汎用メモリ コントローラ (GPMC)
7.4.2.11
I2C
7.4.2.12
MCAN
7.4.2.13
MCRC (エアコン) コントローラ
7.4.2.14
MCSPI
7.4.2.15
MMCSD
7.4.2.16
OSPI
7.4.2.17
PCIe (Peripheral Component Interconnect Express)
7.4.2.18
シリアライザ / デシリアライザ (SerDes) PHY
7.4.2.19
リアルタイム割り込み (RTI/WWDT)
7.4.2.20
デュアル モード タイマ (DMTIMER)
7.4.2.21
UART
7.4.2.22
ユニバーサル シリアル バス サブシステム (USBSS)
8
アプリケーション、実装、およびレイアウト
8.1
デバイスの接続およびレイアウトの基礎
8.1.1
電源
8.1.1.1
電源の設計
8.1.1.2
電源供給回路の実装ガイド
8.1.2
外部発振器
8.1.3
JTAG、EMU、およびトレース
8.1.4
未使用のピン
8.2
ペリフェラルおよびインターフェイス固有の設計情報
8.2.1
一般的な配線ガイドライン
8.2.2
DDR 基板の設計およびレイアウトのガイドライン
8.2.3
OSPI/QSPI/SPI 基板の設計およびレイアウトのガイドライン
8.2.3.1
ループバックなし、内部 PHY ループバックおよび内部パッド ループバック
8.2.3.2
外部ボードのループバック
8.2.3.3
DQS (オクタル SPI デバイスでのみ使用可能)
8.2.4
USB VBUS 設計ガイドライン
8.2.5
システム電源監視設計ガイドライン
8.2.6
高速差動信号のルーティング ガイド
8.2.7
熱ソリューション ガイダンス
8.3
クロック配線のガイドライン
8.3.1
発振器の配線
8.3.2
発振器のグランド接続
9
デバイスおよびドキュメントのサポート
9.1
デバイスの命名規則
9.1.1
標準パッケージの記号化
9.1.2
デバイスの命名規則
9.2
ツールとソフトウェア
9.3
ドキュメントのサポート
9.3.1
注意事項および警告に関する情報
9.4
サポート・リソース
9.5
商標
9.6
静電気放電に関する注意事項
9.7
用語集
10
改訂履歴
11
メカニカル、パッケージ、および注文情報
11.1
パッケージ情報
6.10.4
クロック仕様