表 6-113 PRU_ICSSG PRU のタイミング要件 – シグマ デルタ モード 図 6-92 と図 6-93 を参照
番号 |
パラメータ |
説明 |
最小値 |
最大値 |
単位 |
PRSD1 |
tc(SD_CLK) |
サイクル時間、SDx_CLK |
40 |
|
ns |
PRSD2L |
tw(SD_CLKL) |
パルス幅、SDx_CLK Low |
20 |
|
ns |
PRSD2H |
tw(SD_CLKH) |
パルス幅、SDx_CLK High |
20 |
|
ns |
PRSD3 |
tsu(SD_D-SD_CLK) |
セットアップ時間、SDx_D 有効から SDx_CLK アクティブ エッジまで |
10 |
|
ns |
PRSD4 |
th(SD_CLK-SD_D) |
ホールド時間、SDx_CLK アクティブ エッジから SDx_D 有効の間 |
5 |
|
ns |
表 6-114 PRU_ICSSG PRU のタイミング要件 – ペリフェラル インターフェイス モード 図 6-94 参照
番号 |
パラメータ |
説明 |
最小値 |
最大値 |
単位 |
PRPIF1 |
tw(PIF_DATA_INH) |
パルス幅、PIF_DATA_IN High |
2 + 0.475*(4*P)(1) |
|
ns |
PRPIF2 |
tw(PIF_DATA_INL) |
パルス幅、PIF_DATA_IN Low |
2 + 0.475*(4*P)(1) |
|
ns |
(1) P = 1x (または TX) クロック周期 (ns)。ICSSG_PRUN_ED_TX_CFG_REG レジスタの PRUn_ED_TX_DIV_FACTOR および PRUn_ED_TX_DIV_FACTOR_FRAC で定義されます。PRUn は、PRU0 または PRU1 インスタンスをそれぞれ表します。
表 6-115 PRU_ICSSG PRU のスイッチング特性 – ペリフェラル インターフェイス モード 図 6-95 参照
番号 |
パラメータ |
説明 |
最小値 |
最大値 |
単位 |
PRPIF3 |
tc(PIF_CLK) |
サイクル時間、PIF_CLK |
30 |
|
ns |
PRPIF4 |
tw(PIF_CLKH) |
パルス幅、PIF_CLK High |
0.475*P (1) |
|
ns |
PRPIF5 |
tw(PIF_CLKL) |
パルス幅、PIF_CLK Low |
0.475*P (1) |
|
ns |
PRPIF6 |
td(PIF_CLK-PIF_DATA_OUT) |
遅延時間、PIF_CLK 立ち下がりから PIF_DATA_OUT まで |
-5 |
5 |
ns |
PRPIF7 |
td(PIF_CLK-PIF_DATA_EN) |
遅延時間、PIF_CLK 立ち下がりから PIF_DATA_EN まで |
-5 |
5 |
ns |
(1) P = 1x (または TX) クロック周期 (ns)。ICSSG_PRUN_ED_TX_CFG_REG レジスタの PRUn_ED_TX_DIV_FACTOR および PRUn_ED_TX_DIV_FACTOR_FRAC で定義されます。PRUn は、PRU0 または PRU1 インスタンスをそれぞれ表します。