JAJSLT6G April 2021 – May 2024 AM2431 , AM2432 , AM2434
PRODUCTION DATA
表 6-97 に、OSPI0 PHY SDR モードに必要な DLL 遅延を定義します。表 6-103、図 6-78、図 6-79、表 6-104、図 6-80 に、OSPI0 PHY SDR モードのタイミング要件とスイッチング特性を示します。
モード | OSPI_PHY_CONFIGURATION_REG ビット フィールド | 遅延値 |
---|---|---|
送信 | ||
すべてのモード | PHY_CONFIG_TX_DLL_DELAY_FLD、 | 0x0 |
受信 | ||
すべてのモード | PHY_CONFIG_RX_DLL_DELAY_FLD | 0x0 |
番号 | モード | 最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|---|
O19 | tsu(D-CLK) | セットアップ時間、OSPI0_D[7:0] 有効からアクティブな OSPI0_CLK のエッジまで | 1.8V、PHY ループバック内蔵 SDR | 4.8 | ns | |
3.3V、PHY ループバック内蔵 SDR | 5.19 | ns | ||||
O20 | th(CLK-D) | ホールド時間、アクティブな OSPI0_CLK のエッジの後で OSPI0_D[7:0] が有効 | 1.8V、PHY ループバック内蔵 SDR | -0.5 | ns | |
3.3V、PHY ループバック内蔵 SDR | -0.5 | ns | ||||
O21 | tsu(D-LBCLK) | セットアップ時間、OSPI0_D[7:0] 有効から OSPI0_DQS のエッジまで | 1.8V、外部ボード ループバック付き SDR | 0.6 | ns | |
3.3V、外部ボード ループバック付き SDR | 0.9 | ns | ||||
O22 | th(LBCLK-D) | ホールド時間、アクティブな OSPI0_DQS のエッジの後で OSPI0_D[7:0] が有効 | 1.8V、外部ボード ループバック付き SDR | 1.7 | ns | |
3.3V、外部ボード ループバック付き SDR | 2.0 | ns |
番号 | パラメータ | モード | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
O7 | tc(CLK) | サイクル時間、OSPI0_CLK | 1.8V | 7 | ns | |
3.3V | 6.03 | ns | ||||
O8 | tw(CLKL) | パルス幅、OSPI0_CLK low | ((0.475P(1)) - 0.3) | ns | ||
O9 | tw(CLKH) | パルス幅、OSPI0_CLK high | ((0.475P(1)) - 0.3) | ns | ||
O10 | td(CSn-CLK) | 遅延時間、OSPI0_CSn[3:0] アクティブ エッジから OSPI0_CLK 立ち上がりエッジまで | ((0.475P(1)) + (0.975M(2)R(4)) - 1) | ((0.525P(1)) + (1.025M(2)R(4)) + 1) | ns | |
O11 | td(CLK-CSn) | 遅延時間、OSPI0_CLK 立ち上がりエッジから OSPI0_CSn[3:0] 非アクティブ エッジまで | ((0.475P(1)) + (0.975N(3)R(4)) - 1) | ((0.525P(1)) + (1.025N(3)R(4)) + 1) | ns | |
O12 | td(CLK-D) | 遅延時間、OSPI0_CLK アクティブ エッジから OSPI0_D[7:0] 遷移まで | 1.8V | -1.16 | 1.25 | ns |
3.3V | -1.33 | 1.51 | ns |