JAJSND3
December 2024
LM5125-Q1
ADVANCE INFORMATION
1
1
特長
2
アプリケーション
3
概要
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
ESD Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Electrical Characteristics
5.6
Timing Requirements
6
Detailed Description
6.1
Overview
6.2
Functional Block Diagram
6.3
Feature Description
6.3.1
Device Configuration (CFG0-pin, CFG1-pin, CFG2-pin)
6.3.2
Switching Frequency and Synchronization (SYNCIN)
6.3.3
Dual Random Spread Spectrum (DRSS)
6.3.4
Operation Modes (BYPASS, DEM, FPWM)
6.3.5
Dual- and Multi-phase Operation
6.3.6
BIAS (BIAS-pin)
6.3.7
Soft Start (SS-pin)
6.3.8
VOUT Programming (VOUT, ATRK, DTRK)
6.3.9
Protections
6.3.10
VOUT Overvoltage Protection (OVP)
6.3.11
Thermal Shutdown (TSD)
6.3.12
Power-Good Indicator (PGOOD-pin)
6.3.13
Current Sensing, Peak Current Limit, and Slope Compensation (CSP1, CSP2, CSN1, CSN2)
6.3.14
Current Sense Programming (CSP1, CSP2, CSN1, CSN2)
6.3.15
Input Current Limit and Monitoring (ILIM, IMON, DLY)
6.3.16
Signal Deglitch Overview
6.3.17
MOSFET Drivers, Integrated Boot Diode, and Hiccup Mode Fault Protection (LOx, HOx, HBx-pin)
6.4
Device Functional Modes
6.4.1
Shutdown State
7
Application and Implementation
7.1
Application Information
7.1.1
Feedback Compensation
7.2
Typical Application
7.2.1
Application
7.2.2
Design Requirements
7.2.3
Detailed Design Procedure
7.2.3.1
Determine the Total Phase Number
7.2.3.2
Determining the Duty Cycle
7.2.3.3
Timing Resistor RT
7.2.3.4
Inductor Selection Lm
7.2.3.5
Current Sense Resistor Rcs
7.2.3.6
Current Sense Filter RCSFP, RCSFN, CCS
7.2.3.7
Low-Side Power Switch QL
7.2.3.8
High-Side Power Switch QH and Additional Parallel Schottky Diode
7.2.3.9
Snubber Components
7.2.3.10
Vout Programming
7.2.3.11
Input Current Limit (ILIM/IMON)
7.2.3.12
UVLO Divider
7.2.3.13
Soft Start
7.2.3.14
CFG Settings
7.2.3.15
Output Capacitor Cout
7.2.3.16
Input Capacitor Cin
7.2.3.17
Bootstrap Capacitor
7.2.3.18
VCC Capacitor CVCC
7.2.3.19
BIAS Capacitor
7.2.3.20
VOUT Capacitor
7.2.3.21
Loop Compensation
7.2.4
Application Curves
7.2.4.1
Efficiency
7.2.4.2
Steady State Waveforms
7.2.4.3
Step Load Response
7.2.4.4
Sync Operation
7.2.4.5
Thermal Performance
7.3
Power Supply Recommendations
7.4
Layout
7.4.1
Layout Guidelines
7.4.2
Layout Example
8
Device and Documentation Support
8.1
Documentation Support
8.1.1
Related Documentation
8.2
ドキュメントの更新通知を受け取る方法
8.3
サポート・リソース
8.4
Trademarks
8.5
静電気放電に関する注意事項
8.6
用語集
9
Revision History
10
Mechanical, Packaging, and Orderable Information
10.1
Tape and Reel Information
85
1
特長
車載アプリケーション向けに AEC-Q100 認証済み
温度グレード 1:T
A
= –40℃~+125℃
機能安全対応
機能安全システムの設計に役立つ資料を利用可能
入力電圧:4.5V~42V
V
(BIAS)
≥4.5V または V
OUT
≥ 6V の場合、最小 2.5V
出力電圧:6V~60V
精度 2%、内部帰還抵抗
V
I
> V
OUT
の場合のバイパス動作
動的出力電圧追跡
デジタル PWM トラッキング (DTRK)
アナログ トラッキング (ATRK)
過電圧保護 (64V、50V、35V、28.5V)
低いシャットダウン I
Q
:標準値 2μA (最大値 5μA)
低い動作時 I
Q
:標準値 1.4mA (最大値 2mA)
マルチフェーズ インターリーブ動作によるスタッキング
外部クロックなしで最大 4 相
スイッチング周波数:100kHz~2.2MHz
外部クロックへの同期 (SYNCIN)
スイッチング モードを動的に選択可能 (FPWM、ダイオード エミュレーション)
スペクトラム拡散 (DRSS)
選択可能なデッドタイム (18ns~200ns)
電流センス抵抗、または DCR センシング
平均インダクタ電流モニタ
平均入力電流制限
プログラム可能な電流制限
選択可能な遅延時間
パワー グッド インジケータ
プログラム可能な V
I
低電圧誤動作防止 (UVLO)
ウェッタブル フランク付きリードレス VQFN-32 パッケージ