JAJSOI0B
april 2022 – june 2023
TPSI2140-Q1
PRODUCTION DATA
1
1
特長
2
アプリケーション
3
概要
4
Revision History
5
Pin Configuration and Functions
5.1
Pin Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Power Ratings
6.6
Insulation Specifications
6.7
Safety-Related Certifications
6.8
Safety Limiting Values
6.9
Electrical Characteristics
6.10
Switching Characteristics
7
Parameter Measurement Information
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Avalanche Robustness
8.4
Device Functional Modes
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Dielectric Withstand Testing (HiPot)
9.2.2
Design Requirements
9.2.3
Design Procedure - Chassis Ground Reference
9.3
Power Supply Recommendations
9.4
Layout
9.4.1
Layout Guidelines
9.4.2
Layout Example
10
Device and Documentation Support
10.1
ドキュメントの更新通知を受け取る方法
10.2
サポート・リソース
10.3
Trademarks
10.4
静電気放電に関する注意事項
10.5
用語集
11
Mechanical, Packaging, and Orderable Information
1
特長
車載アプリケーション用に認定済み
AEC-Q100 グレード 1:-40~125℃、T
A
アバランシェ定格 MOSFET を内蔵
システム・レベルの誘電体耐性試験 (Hi-Pot) を含む、過電圧条件下での信頼性を考慮した設計および認定
I
AVA
=
5 秒パルスで 2mA、60 秒パルスで 1mA
1200V
のスタンドオフ電圧
R
ON
=
130
Ω (T
J
= 25℃)
T
ON
、T
OFF
< 700μs
Low 1 次側消費電流
オン状態電流:9mA
オフ状態電流:3.5μA
機能安全対応
ISO 26262 および IEC 61508 システムの設計を支援する
ドキュメントを使用可能
堅牢な絶縁バリア:
1000V
RMS
/1500V
DC
の動作電圧で 26 年以上の予測寿命
絶縁定格、V
ISO
、最大 3750V
RMS
/5300V
DC
ピーク・サージ、V
IOSM
、最大 5000V
CMTI:±100V/ns (標準値)
熱性能を向上させるワイドピンを備えた
SOIC 11 ピン (DWQ) パッケージ
沿面距離と空間距離:8mm 以上 (1 次側 / 2 次側)
沿面距離と空間距離:
6
mm 以上 (スイッチ端子間)
安全関連認証
DIN VDE V 0884-11:2017-01 (計画中)
UL 1577 部品認定プログラム (計画中)