JAJSOO8B June 2022 – June 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1
PRODUCTION DATA
表 7-83、図 7-69、表 7-84、および図 7-70 に、高速 SDR モードでの MMC0 のタイミング要件とスイッチング特性を示します。
番号 | IO 動作 電圧 |
最小値 | 最大値 | 単位 | ||
---|---|---|---|---|---|---|
HSSDR1 | tsu(cmdV-clkH) | セットアップ時間、MMC0_CMD 有効から MMC0_CLK 立ち上がりエッジまで | 1.8V | 2.15 | ns | |
3.3V | 2.24 | ns | ||||
HSSDR2 | th(clkH-cmdV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_CMD 有効の間 | 1.8V | 1.27 | ns | |
3.3V | 1.66 | ns | ||||
HSSDR3 | tsu(dV-clkH) | セットアップ時間、MMC0_DAT[7:0] 有効から MMC0_CLK 立ち上がりエッジまで | 1.8V | 2.15 | ns | |
3.3V | 2.24 | ns | ||||
HSSDR4 | th(clkH-dV) | ホールド時間、MMC0_CLK 立ち上がりエッジから MMC0_DAT[7:0] 有効の間 | 1.8V | 1.27 | ns | |
3.3V | 1.66 | ns |
番号 | パラメータ | IO 動作 電圧 |
最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC0_CLK | 50 | MHz | |||
HSSDR5 | tc(clk) | サイクル時間、MMC0_CLK | 20 | ns | ||
HSSDR6 | tw(clkH) | パルス幅、MMC0_CLK high | 9.2 | ns | ||
HSSDR7 | tw(clkL) | パルス幅、MMC0_CLK low | 9.2 | ns | ||
HSSDR8 | td(clkL-cmdV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_CMD 遷移まで | 1.8V | -1.55 | 3.05 | ns |
3.3V | -1.8 | 2.2 | ns | |||
HSSDR9 | td(clkL-dV) | 遅延時間、MMC0_CLK 立ち下がりエッジから MMC0_DAT[7:0] 遷移まで | 1.8V | -1.55 | 3.05 | ns |
3.3V | -1.8 | 2.2 | ns |