JAJSOS8E September   2013  – July 2024 SN74LV1T00

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. 関連製品
  6. ピン構成および機能
  7. 仕様
    1. 6.1 絶対最大定格
    2. 6.2 ESD 定格
    3. 6.3 推奨動作条件
    4. 6.4 熱に関する情報
    5. 6.5 電気的特性
    6. 6.6 スイッチング特性
    7. 6.7 動作特性
    8. 6.8 代表的特性
  8. パラメータ測定情報
  9. 詳細説明
    1. 8.1 概要
    2. 8.2 機能ブロック図
    3. 8.3 機能説明
      1. 8.3.1 クランプ ダイオード構造
      2. 8.3.2 平衡化された CMOS プッシュプル出力
      3. 8.3.3 LVxT 拡張入力電圧
        1. 8.3.3.1 降圧変換
        2. 8.3.3.2 昇圧変換
    4. 8.4 デバイスの機能モード
  10. アプリケーションと実装
    1. 9.1 電源に関する推奨事項
    2. 9.2 レイアウト
      1. 9.2.1 レイアウトのガイドライン
  11. 10デバイスおよびドキュメントのサポート
    1. 10.1 ドキュメントの更新通知を受け取る方法
    2. 10.2 サポート・リソース
    3. 10.3 商標
    4. 10.4 静電気放電に関する注意事項
    5. 10.5 用語集
  12. 11改訂履歴
  13. 12メカニカル、パッケージ、および注文情報

特長

  • 単一電源電圧トランスレータ、5.0/3.3/2.5/1.8V VCC
  • 動作範囲:1.8V~5.5V
    • 昇圧変換:
      • 1.2V1~1.8V
      • 1.5V1~2.5V
      • 1.8V1~3.3V
      • 3.3V1~5.0V
    • 降圧変換:
      • 5.0V、3.3V、2.5V から 1.8V
      • 5.0V、3.3V から 2.5V
      • 5.0V ~ 3.3V
  • ロジック出力は VCC を基準とする
  • 出力駆動能力
    • 5V で 8mA の出力駆動能力
    • 3.3V で 7mA の出力駆動能力
    • 1.8V で 3mA の出力駆動能力
  • 3.3V の VCCで最大 50MHz の動作を特性評価
  • 入力ピンの許容電圧:5V
  • –40℃~125℃の動作温度範囲
  • 提供している鉛フリー パッケージ:SC-70 (DCK)
    • 2 × 2.1 × 0.65mm
  • JESD 17 準拠で 250mA 注文番号パッケージの本体サイズを超えるラッチアップ性能
  • 標準ロジック ピン配置をサポート
  • AUP1G および LVC1G ファミリと互換性のある CMOS 出力 B
  1. より低い VCC 条件については、VIH/VIL と出力駆動能力を参照してください。