JAJSQ13C February 2023 – June 2024 AM69 , AM69A
PRODMIX
表 6-78 および 図 6-94 に、MMC1/2 – UHS-I DDR50 モードのスイッチング特性を示します。
番号 | パラメータ | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
fop(clk) | 動作周波数、MMC[x]_CLK | 50 | MHz | ||
DDR505 | tc(clk) | サイクル時間、MMC[x]_CLK | 20 | ns | |
DDR506 | tw(clkH) | パルス幅、MMC[x]_CLK high | 9.2 | ns | |
DDR507 | tw(clkL) | パルス幅、MMC[x]_CLK low | 9.2 | ns | |
DDR508 | td(clkH-cmdV) | 遅延時間、MMC[x]_CLK 立ち上がりエッジから MMC[x]_CMD 遷移まで | 1.12 | 3.46 | ns |
DDR509 | td(clk-dV) | 遅延時間、MMC[x]_CLK 遷移から MMC[x]_DAT[3:0] 遷移まで | 1.12 | 6.12 | ns |