JAJSU33A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
番号 | パラメータ (1) | 最小値 | 最大値 | 単位 | |
---|---|---|---|---|---|
1 | tc(TXCLK) | サイクル時間、TXCLK | 16.67 | ns | |
1 | tc(TXCLK) | サイクル時間、TXCLK (PMBUS と多重化されたピンで任意の FSI 信号が使用された場合 - GPIO2、3、9、32) | 26.67 | ns | |
2 | tw(TXCLK) | パルス幅、TXCLK LOW または TXCLK HIGH | (0.5tc(TXCLK)) - 1 | (0.5tc(TXCLK)) + 1 | ns |
3 | td(TXCLK–TXD) | 遅延時間、TXCLK の立ち上がりまたは立ち下がりから TXD 有効 | (0.25tc(TXCLK)) - 2 | (0.25tc(TXCLK)) + 2 | ns |
3 | td(TXCLK–TXD) | 遅延時間、TXCLK の立ち上がりまたは立ち下がりから TXD 有効まで (PMBUS 多重化されたピンで使用された場合 - GPIO2、3、9、32) | (0.25tc(TXCLK)) - 2 | (0.25tc(TXCLK)) + 2.5 | ns |
4 | td(TXCLK) | TX_DLYLINE_CTRL[TXCLK_DLY] = 31 での TXCLK 遅延補償 | 9.4 | 30 | ns |
5 | td(TXD0) | TX_DLYLINE_CTRL[TXD0_DLY] = 31 での TXD0 遅延補償 | 9.4 | 30 | ns |
6 | td(TXD1) | TX_DLYLINE_CTRL[TXD1_DLY] = 31 での TXD1 遅延補償 | 9.4 | 30 | ns |
7 | td(DELAY_ELEMENT) | TXCLK、TXD0、TXD1 の各ディレイ ライン素子の増分遅延 | 0.29 | 1 | ns |