JAJSUR2N May   1999  – September 2024 SN74LV4052A

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. Pin Configuration and Functions
  6. Specifications
    1. 5.1  Absolute Maximum Ratings
    2. 5.2  ESD Ratings
    3. 5.3  Thermal Information: SN74LV4052A
    4. 5.4  Recommended Operating Conditions
    5. 5.5  Electrical Characteristics
    6. 5.6  Timing Characteristics VCC = 2.5 V ± 0.2 V
    7. 5.7  Timing Characteristics VCC = 3.3 V ± 0.3 V
    8. 5.8  Timing Characteristics VCC = 5 V ± 0.5 V
    9. 5.9  AC Characteristics
    10. 5.10 Typical Characteristics
  7. Parameter Measurement Information
  8. Detailed Description
    1. 7.1 Overview
    2. 7.2 Functional Block Diagram
    3. 7.3 Feature Description
    4. 7.4 Device Functional Modes
  9. Application and Implementation
    1. 8.1 Application Information
    2. 8.2 Typical Application
      1. 8.2.1 Design Requirements
      2. 8.2.2 Detailed Design Procedure
      3. 8.2.3 Application Curve
    3. 8.3 Power Supply Recommendations
    4. 8.4 Layout
      1. 8.4.1 Layout Guidelines
      2. 8.4.2 Layout Example
  10. Device and Documentation Support
    1. 9.1 Documentation Support
      1. 9.1.1 Related Documentation
    2. 9.2 Receiving Notification of Documentation Updates
    3. 9.3 サポート・リソース
    4. 9.4 Trademarks
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10Revision History
  12. 11Mechanical, Packaging, and Orderable Information

概要

SNx4LV4052A デバイスはデュアル、4 チャネルの CMOS アナログ マルチプレクサおよびデマルチプレクサで、1.65V ~ 5.5V の VCC で動作するよう設計されています。

SNx4LV4052A は、アナログとデジタルの両方の信号を扱います。各チャネルは、最大 5.5V (ピーク) までの振幅の信号をどちらの方向にも伝送できます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ (2)
SNx4LV4052AD (SOIC、16)9.9mm × 6 mm
PW (TSSOP、16)5mm × 6.4 mm
RGY (VQFN、16)4mm × 3.5 mm
DYY (SOT-23-THIN、16) 4.2 mm × 3.26mm
詳細については、セクション 11 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
SN74LV4052A 論理図 (正論理)論理図 (正論理)