JAJSV10H December   2009  – July 2024 DRV8412

PRODUCTION DATA  

  1.   1
  2. 1特長
  3. 2アプリケーション
  4. 3概要
  5. 4Pin Configuration and Functions
  6. 5Specifications
    1. 5.1 Absolute Maximum Ratings
    2. 5.2 ESD Ratings
    3. 5.3 Recommended Operating Conditions
    4. 5.4 Thermal Information
    5. 5.5 Package Heat Dissipation Ratings
    6. 5.6 Package Power Deratings (DRV8412) #GUID-2A6DB468-D895-404F-A2E6-05A442AE2834/SLES2429141
    7. 5.7 Electrical Characteristics
    8. 5.8 Typical Characteristics
  7. 6Detailed Description
    1. 6.1 Overview
    2. 6.2 Functional Block Diagram
    3. 6.3 Feature Description
      1. 6.3.1 Error Reporting
      2. 6.3.2 Device Protection System
        1. 6.3.2.1 Bootstrap Capacitor Undervoltage Protection
        2. 6.3.2.2 Overcurrent (OC) Protection
        3. 6.3.2.3 Overtemperature Protection
        4. 6.3.2.4 Undervoltage Protection (UVP) and Power-On Reset (POR)
      3. 6.3.3 Device Reset
    4. 6.4 Device Functional Modes
  8.   Application and Implementation
    1. 7.1 Application Information
    2. 7.2 Typical Applications
      1. 7.2.1 Full Bridge Mode Operation
        1. 7.2.1.1 Design Requirements
        2. 7.2.1.2 Detailed Design Procedure
          1. 7.2.1.2.1 Motor Voltage
          2. 7.2.1.2.2 Current Requirement of 12V Power Supply
          3. 7.2.1.2.3 Voltage of Decoupling Capacitor
          4. 7.2.1.2.4 Overcurrent Threshold
          5. 7.2.1.2.5 Sense Resistor
        3. 7.2.1.3 Application Curves
      2. 7.2.2 Parallel Full Bridge Mode Operation
      3. 7.2.3 Stepper Motor Operation
      4. 7.2.4 TEC Driver
      5. 7.2.5 LED Lighting Driver
    3. 7.3 Power Supply Recommendations
      1. 7.3.1 Bulk Capacitance
      2. 7.3.2 Power Supplies
      3. 7.3.3 System Power-Up and Power-Down Sequence
        1. 7.3.3.1 Powering Up
        2. 7.3.3.2 Powering Down
      4. 7.3.4 System Design Recommendations
        1. 7.3.4.1 VREG Pin
        2. 7.3.4.2 VDD Pin
        3. 7.3.4.3 OTW Pin
        4. 7.3.4.4 Mode Select Pin
        5. 7.3.4.5 Parallel Mode Operation
        6. 7.3.4.6 TEC Driver Application
    4. 7.4 Layout
      1. 7.4.1 Layout Guidelines
        1. 7.4.1.1 PCB Material Recommendation
        2. 7.4.1.2 Ground Plane
        3. 7.4.1.3 Decoupling Capacitor
        4. 7.4.1.4 AGND
      2. 7.4.2 Layout Example
        1. 7.4.2.1 Current Shunt Resistor
      3. 7.4.3 Thermal Considerations
        1. 7.4.3.1 DRV8412 Thermal Via Design Recommendation
  9. 7Device and Documentation Support
    1. 7.1 ドキュメントの更新通知を受け取る方法
    2. 7.2 サポート・リソース
    3. 7.3 Trademarks
    4. 7.4 静電気放電に関する注意事項
    5. 7.5 用語集
  10. 8Revision History
  11. 9Mechanical, Packaging, and Orderable Information

概要

DRV841x2 は、高性能の統合型デュアル フルブリッジ モーター ドライバで、高度な保護システムが搭載されています。

H ブリッジ MOSFET の RDS(on) が低く、インテリジェントなゲート ドライブ設計を採用しているため、これらのモーター ドライバの効率は最大 97% に達する可能性があります。この高効率により、小型の電源とヒートシンクを使用でき、エネルギー効率の高いアプリケーションに適しています。

DRV841x2 には 2 つの電源が必要です。1 つは GVDD および VDD 用の 12V、もう 1 つは PVDD 用の最大 50V です。DRV841x2 は、最高 500kHz のスイッチング周波数で動作すると同時に、高精度の制御と高効率を維持できます。また、これらのデバイスには革新的な保護システムが搭載されており、システムに損傷を与える可能性のあるさまざまなフォルト状態からデバイスを保護します。これらの保護機能には、短絡保護、過電流保護、低電圧保護、2 段階の熱保護があります。DRV841x2 には電流制限回路があり、モーター起動などの負荷過渡時にデバイスのシャットダウンを防止します。プログラム可能な過電流検出機能により、さまざまなモーター要件に合わせて電流制限と保護レベルを調整できます。

DRV841x2 は、各ハーフブリッジに対して独自の独立した電源ピンとグランド ピンを備えています。これらのピンにより、外部シャント抵抗を使用した電流測定が可能になり、異なる電源電圧要件を持つ複数のモーターをサポートできます。

パッケージ情報
部品番号パッケージ (1)パッケージ サイズ(2)
DRV8412HTSSOP (44)14 mm × 8.1mm
DRV8432HSSOP (36)15.9mm × 14.2mm
詳細については、セクション 9 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
DRV8412 DRV8432 アプリケーション概略図アプリケーション概略図