JAJSVF4 October   2024 SN74AC164-Q1

PRODUCTION DATA  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
  5. ピン構成および機能
  6. 仕様
    1. 5.1 絶対最大定格
    2. 5.2 ESD 定格
    3. 5.3 推奨動作条件
    4. 5.4 熱に関する情報
    5. 5.5 電気的特性
    6. 5.6 タイミング特性
    7.     13
    8. 5.7 スイッチング特性
    9. 5.8 代表的特性
  7. パラメータ測定情報
  8. 詳細説明
    1. 7.1 概要
    2. 7.2 機能ブロック図
    3. 7.3 機能説明
      1. 7.3.1 平衡化された CMOS プッシュプル出力
      2. 7.3.2 ラッチ ロジック
      3. 7.3.3 標準 CMOS 入力
      4. 7.3.4 ウェッタブル フランク
      5. 7.3.5 クランプ ダイオード構造
    4. 7.4 デバイスの機能モード
  9. アプリケーションと実装
    1. 8.1 アプリケーション情報
    2. 8.2 代表的なアプリケーション
      1. 8.2.1 設計要件
        1. 8.2.1.1 電源に関する考慮事項
        2. 8.2.1.2 入力に関する考慮事項
        3. 8.2.1.3 出力に関する考慮事項
        4. 8.2.1.4 アプリケーション曲線
    3. 8.3 電源に関する推奨事項
    4. 8.4 レイアウト
      1. 8.4.1 レイアウトのガイドライン
      2. 8.4.2 レイアウト例
  10. デバイスおよびドキュメントのサポート
    1. 9.1 ドキュメントのサポート
      1. 9.1.1 関連資料
    2. 9.2 ドキュメントの更新通知を受け取る方法
    3. 9.3 サポート・リソース
    4. 9.4 商標
    5. 9.5 静電気放電に関する注意事項
    6. 9.6 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報

概要

SN74AC164-Q1 デバイスは、AND ゲート付きシリアル入力と非同期クリア (CLR) 入力を備えた 8 ビット シフト レジスタです。ゲート付きシリアル (A および B) 入力により受信データを完全に制御できます。どちらかの入力を LOW にすると新しいデータの入力が禁止され、次のクロック (CLK) パルスで第 1 のフリップ フロップが LOW レベルにリセットされます。入力を HIGH レベルにすると反対側の入力が有効になり、第 1 のフリップ フロップの状態が決定されます。シリアル入力のデータは、CLK が HIGH または LOW の間に変更できます (最小セットアップ時間要件が満たされた場合)。CLK が LOW レベルから HIGH レベルに遷移するときにクロックが動作します。

製品情報
部品番号パッケージ (1)パッケージ サイズ(2)本体サイズ (3)
SN74AC164-Q1BQA (WQFN、14)3mm × 2.50mm3mm × 2.50mm
PW (TSSOP、14)5 mm × 6.4mm5 mm × 4.4mm
詳細については、セクション 10 を参照してください。
パッケージ サイズ (長さ × 幅) は公称値であり、該当する場合はピンも含まれます。
本体サイズ (長さ×幅) は公称値であり、ピンは含まれません。
SN74AC164-Q1 機能図機能図