JAJSVL6 November   2024 F29H850TU

ADVANCE INFORMATION  

  1.   1
  2. 特長
  3. アプリケーション
  4. 概要
    1. 3.1 機能ブロック図
  5. デバイスの比較
    1. 4.1 関連製品
  6. ピン構成および機能
    1. 5.1 ピン配置図
    2. 5.2 ピン属性
    3. 5.3 信号の説明
      1. 5.3.1 アナログ信号
      2. 5.3.2 デジタル信号
      3. 5.3.3 電源およびグランド
      4. 5.3.4 テスト、JTAG、リセット
    4. 5.4 内部プルアップおよびプルダウン付きのピン
    5. 5.5 ピン多重化
      1. 5.5.1 GPIO 多重化ピン
    6. 5.6 未使用ピンの接続
  7. 仕様
    1. 6.1  絶対最大定格
    2. 6.2  F29H85x ESD 定格 - 民生用
    3. 6.3  F29H85x ESD 定格 - 車載用
    4. 6.4  F29P58x ESD 定格 - 民生用
    5. 6.5  F29P58x ESD 定格 - 車載用
    6. 6.6  推奨動作条件
    7. 6.7  消費電力の概略
      1. 6.7.1 システム消費電流 VREG イネーブル
      2. 6.7.2 システム消費電流 VREG ディセーブル - 外部電源
      3. 6.7.3 動作モード テストの説明
      4. 6.7.4 消費電流の低減
        1. 6.7.4.1 ペリフェラル ディセーブル時の標準的な電流低減
    8. 6.8  電気的特性
    9. 6.9  ZEX パッケージの熱抵抗特性
    10. 6.10 PTS パッケージの熱抵抗特性
    11. 6.11 RFS パッケージの熱抵抗特性
    12. 6.12 PZS パッケージの熱抵抗特性
    13. 6.13 熱設計の検討事項
    14. 6.14 システム
      1. 6.14.1  パワー マネージメント モジュール (PMM)
        1. 6.14.1.1 概要
        2. 6.14.1.2 概要
          1. 6.14.1.2.1 電源レール監視
            1. 6.14.1.2.1.1 I/O POR (パワーオン・リセット) 監視
            2. 6.14.1.2.1.2 I/O BOR (ブラウンアウト・リセット) 監視
            3. 6.14.1.2.1.3 VDD POR (パワーオン・リセット) 監視
          2. 6.14.1.2.2 外部監視回路の使用
          3. 6.14.1.2.3 遅延ブロック
          4. 6.14.1.2.4 内部1.2V LDO 電圧レギュレータ (VREG)
          5. 6.14.1.2.5 VREGENZ
        3. 6.14.1.3 外付け部品
          1. 6.14.1.3.1 デカップリング・コンデンサ
            1. 6.14.1.3.1.1 VDDIO デカップリング
            2. 6.14.1.3.1.2 VDD デカップリング
        4. 6.14.1.4 電源シーケンス
          1. 6.14.1.4.1 電源ピンの一括接続
          2. 6.14.1.4.2 信号ピンの電源シーケンス
          3. 6.14.1.4.3 電源ピンの電源シーケンス
            1. 6.14.1.4.3.1 外部 VREG/VDD モード シーケンス
            2. 6.14.1.4.3.2 内部 VREG/VDD モード シーケンス
            3. 6.14.1.4.3.3 電源シーケンスの概要と違反の影響
            4. 6.14.1.4.3.4 電源スルーレート
        5. 6.14.1.5 パワー マネージメント モジュールの電気的データおよびタイミング
          1. 6.14.1.5.1 パワー マネージメント モジュールの動作条件
          2. 6.14.1.5.2 パワー マネージメント モジュールの特性
      2. 6.14.2  リセット タイミング
        1. 6.14.2.1 リセット ソース
        2. 6.14.2.2 リセットの電気的データおよびタイミング
          1. 6.14.2.2.1 リセット XRSn のタイミング要件
          2. 6.14.2.2.2 リセット XRSn のスイッチング特性
          3. 6.14.2.2.3 リセットのタイミング図
      3. 6.14.3  クロック仕様
        1. 6.14.3.1 クロック・ソース
        2. 6.14.3.2 クロック周波数、要件、および特性
          1. 6.14.3.2.1 入力クロック周波数およびタイミング要件、PLL ロック時間
            1. 6.14.3.2.1.1 入力クロック周波数
            2. 6.14.3.2.1.2 XTAL 発振器の特性
            3. 6.14.3.2.1.3 外部の水晶振動子ではないクロック ソース使用時の X1 入力レベルの特性
            4. 6.14.3.2.1.4 X1 のタイミング要件
            5. 6.14.3.2.1.5 AUXCLKIN のタイミング要件
            6. 6.14.3.2.1.6 APLL の特性
            7. 6.14.3.2.1.7 XCLKOUT のスイッチング特性 (PLL バイパスまたはイネーブル)
        3. 6.14.3.3 入力クロック
        4. 6.14.3.4 XTAL 発振器
          1. 6.14.3.4.1 はじめに
          2. 6.14.3.4.2 概要
            1. 6.14.3.4.2.1 電気発振回路
              1. 6.14.3.4.2.1.1 動作モード
                1. 6.14.3.4.2.1.1.1 水晶動作モード
                2. 6.14.3.4.2.1.1.2 シングルエンド動作モード
              2. 6.14.3.4.2.1.2 XCLKOUT での XTAL 出力
            2. 6.14.3.4.2.2 水晶振動子
            3. 6.14.3.4.2.3 GPIO 動作モード
          3. 6.14.3.4.3 機能動作
            1. 6.14.3.4.3.1 ESR – 等価直列抵抗
            2. 6.14.3.4.3.2 Rneg – 負性抵抗
            3. 6.14.3.4.3.3 起動時間
            4. 6.14.3.4.3.4 DL – 励振レベル
          4. 6.14.3.4.4 水晶振動子の選択方法
          5. 6.14.3.4.5 テスト
          6. 6.14.3.4.6 一般的な問題とデバッグのヒント
          7. 6.14.3.4.7 水晶発振回路の仕様
            1. 6.14.3.4.7.1 水晶発振器の電気的特性
            2. 6.14.3.4.7.2 水晶振動子の等価直列抵抗 (ESR) 要件
            3. 6.14.3.4.7.3 水晶発振器のパラメータ
            4. 6.14.3.4.7.4 水晶発振器の電気的特性
        5. 6.14.3.5 内部発振器
          1. 6.14.3.5.1 INTOSC 特性
      4. 6.14.4  フラッシュ パラメータ
        1. 6.14.4.1 フラッシュ パラメータ 
      5. 6.14.5  メモリ サブシステム (MEMSS)
        1. 6.14.5.1 はじめに
        2. 6.14.5.2 特長
        3. 6.14.5.3 RAM の仕様
      6. 6.14.6  デバッグ / JTAG
        1. 6.14.6.1 JTAG の電気的データおよびタイミング
          1. 6.14.6.1.1 DEBUGSS のタイミング要件
          2. 6.14.6.1.2 DEBUGSS のスイッチング特性
          3. 6.14.6.1.3 JTAG のタイミング図
          4. 6.14.6.1.4 SWD タイミング図
      7. 6.14.7  GPIO の電気的データおよびタイミング
        1. 6.14.7.1 GPIO - 出力タイミング
          1. 6.14.7.1.1 汎用出力のスイッチング特性
          2. 6.14.7.1.2 汎用出力のタイミング図
        2. 6.14.7.2 GPIO - 入力タイミング
          1. 6.14.7.2.1 汎用入力のタイミング要件
          2. 6.14.7.2.2 サンプリング・モード
        3. 6.14.7.3 入力信号のサンプリング・ウィンドウ幅
      8. 6.14.8  リアルタイム ダイレクト メモリ アクセス (RTDMA)
        1. 6.14.8.1 はじめに
          1. 6.14.8.1.1 特長
          2. 6.14.8.1.2 ブロック図
      9. 6.14.9  低消費電力モード
        1. 6.14.9.1 クロック ゲーティング低消費電力モード
        2. 6.14.9.2 低消費電力モードのウェークアップ タイミング
          1. 6.14.9.2.1 アイドル モードのタイミング要件
          2. 6.14.9.2.2 アイドル モードのスイッチング特性
          3. 6.14.9.2.3 IDLE 開始および終了タイミング図
          4. 6.14.9.2.4 スタンバイ モードのタイミング要件
          5. 6.14.9.2.5 スタンバイ モードのスイッチング特性
          6. 6.14.9.2.6 STANDBY の開始 / 終了タイミング図
      10. 6.14.10 外部メモリ インターフェイス (EMIF)
        1. 6.14.10.1 非同期メモリのサポート
        2. 6.14.10.2 同期 DRAM のサポート
        3. 6.14.10.3 EMIF の電気的データおよびタイミング
          1. 6.14.10.3.1 EMIF 同期メモリのタイミング要件
          2. 6.14.10.3.2 EMIF 同期メモリのスイッチング特性
          3. 6.14.10.3.3 EMIF 同期メモリのタイミング図
          4. 6.14.10.3.4 EMIF 非同期メモリのタイミング要件
          5. 6.14.10.3.5 EMIF 非同期メモリのスイッチング特性
          6. 6.14.10.3.6 EMIF 非同期メモリのタイミング図
    15. 6.15 C29x アナログ ペリフェラル
      1. 6.15.1 アナログ サブシステム
        1. 6.15.1.1 特長
        2. 6.15.1.2 ブロック図
        3. 6.15.1.3 アナログ ピン接続
      2. 6.15.2 A/D コンバータ (ADC)
        1. 6.15.2.1 ADC の構成可能性
          1. 6.15.2.1.1 信号モード
        2. 6.15.2.2 ADC の電気的データおよびタイミング
          1. 6.15.2.2.1  ADC の動作条件 12 ビット シングルエンド
          2. 6.15.2.2.2  ADC の動作条件 12 ビット差動
          3. 6.15.2.2.3  ADC の動作条件 16 ビット シングルエンド
          4. 6.15.2.2.4  ADC の動作条件 16 ビット差動
          5. 6.15.2.2.5  ADC のタイミング要件
          6. 6.15.2.2.6  ADC 特性 12 ビット シングルエンド
          7. 6.15.2.2.7  ADC 特性 12 ビット差動
          8. 6.15.2.2.8  ADC 特性 16 ビット シングルエンド
          9. 6.15.2.2.9  ADC 特性 16 ビット差動
          10. 6.15.2.2.10 ‌ADC の INL と DNL
          11. 6.15.2.2.11 ADC 入力モデル モデル
          12. 6.15.2.2.12 ADC のタイミング図
      3. 6.15.3 温度センサ
        1. 6.15.3.1 温度センサの電気的データおよびタイミング
          1. 6.15.3.1.1 温度センサの特性
      4. 6.15.4 コンパレータ・サブシステム (CMPSS)
        1. 6.15.4.1 CMPSS 接続図
        2. 6.15.4.2 ブロック図
        3. 6.15.4.3 CMPSS の電気的データおよびタイミング
          1. 6.15.4.3.1 コンパレータ電気的特性
          2.        CMPSS コンパレータの入力換算オフセットとヒステリシス
          3. 6.15.4.3.2 CMPSS DAC の静的電気特性
          4. 6.15.4.3.3 CMPSS の説明用グラフ
      5. 6.15.5 バッファ付き D/A コンバータ (DAC)
        1. 6.15.5.1 バッファ付き DAC の電気的データおよびタイミング
          1. 6.15.5.1.1 バッファ付き DAC の動作条件
          2. 6.15.5.1.2 バッファ付き DAC の電気的特性
    16. 6.16 C29x コントロール ペリフェラル
      1. 6.16.1 拡張キャプチャ (eCAP)
        1. 6.16.1.1 eCAP のブロック図
        2. 6.16.1.2 eCAP の同期
        3. 6.16.1.3 eCAP の電気的データおよびタイミング
          1. 6.16.1.3.1 eCAP のタイミング要件
          2. 6.16.1.3.2 eCAP のスイッチング特性
      2. 6.16.2 高分解能キャプチャ (HRCAP)
        1. 6.16.2.1 eCAP と HRCAP のブロック図
        2. 6.16.2.2 HRCAP の電気的データおよびタイミング
          1. 6.16.2.2.1 HRCAP スイッチング特性
          2. 6.16.2.2.2 HRCAP の図とグラフ
      3. 6.16.3 拡張パルス幅変調器 (ePWM)
        1. 6.16.3.1 制御ペリフェラルの同期
        2. 6.16.3.2 ePWM の電気的データおよびタイミング
          1. 6.16.3.2.1 ePWM のタイミング要件
          2. 6.16.3.2.2 ePWM のスイッチング特性
          3. 6.16.3.2.3 トリップ ゾーン入力のタイミング
            1. 6.16.3.2.3.1 PWM ハイ インピーダンス特性のタイミング図
      4. 6.16.4 外部 ADC 変換開始の電気的データおよびタイミング
        1. 6.16.4.1 外部 ADC 変換開始のスイッチング特性
        2. 6.16.4.2 ADCSOCAO または ADCSOCBO のタイミング図
      5. 6.16.5 高分解能パルス幅変調器 (HRPWM)
        1. 6.16.5.1 HRPWM の電気的データおよびタイミング
          1. 6.16.5.1.1 高分解能 PWM の特性
      6. 6.16.6 拡張直交エンコーダ パルス (eQEP)
        1. 6.16.6.1 eQEP の電気的データおよびタイミング
          1. 6.16.6.1.1 eQEP のタイミング要件
          2. 6.16.6.1.2 eCAP のスイッチング特性
      7. 6.16.7 シグマ-デルタ・フィルタ・モジュール (SDFM)
        1. 6.16.7.1 SDFM の電気的データおよびタイミング
          1. 6.16.7.1.1 SDFM の電気的データおよびタイミング (同期 GPIO)
          2. 6.16.7.1.2 SDFM の電気的データおよびタイミング (ASYNC を使用)
            1. 6.16.7.1.2.1 非同期 GPIO ASYNC オプション使用時の SDFM のタイミング要件
            2. 6.16.7.1.2.2 同期 GPIO SYNC オプション使用時の SDFM のタイミング要件
          3. 6.16.7.1.3 SDFM タイミング図
    17. 6.17 C29x 通信ペリフェラル
      1. 6.17.1 モジュラー・コントローラ・エリア・ネットワーク (MCAN)
      2. 6.17.2 高速シリアル インターフェイス (FSI)
        1. 6.17.2.1 FSI トランスミッタ
          1. 6.17.2.1.1 FSITX の電気的データおよびタイミング
            1. 6.17.2.1.1.1 FSITX スイッチング特性
            2. 6.17.2.1.1.2 FSITX タイミング
        2. 6.17.2.2 FSI レシーバ
          1. 6.17.2.2.1 FSIRX の電気的データおよびタイミング
            1. 6.17.2.2.1.1 FSIRX のタイミング要件
            2. 6.17.2.2.1.2 FSIRX スイッチング特性
            3. 6.17.2.2.1.3 FSIRX タイミング
        3. 6.17.2.3 FSI SPI 互換モード
          1. 6.17.2.3.1 FSITX SPI 信号モードの電気的データおよびタイミング
            1. 6.17.2.3.1.1 FSITX SPI 信号モードのスイッチング特性
            2. 6.17.2.3.1.2 FSITX SPI 信号モードのタイミング
      3. 6.17.3 I2C (Inter-Integrated Circuit)
        1. 6.17.3.1 I2C の電気的データおよびタイミング
          1. 6.17.3.1.1 I2C のタイミング要件
          2. 6.17.3.1.2 I2C のスイッチング特性
          3. 6.17.3.1.3 I2C のタイミング図
      4. 6.17.4 PMBus (Power Management Bus) インターフェイス
        1. 6.17.4.1 PMBus の電気的データおよびタイミング
          1. 6.17.4.1.1 PMBus の電気的特性
          2. 6.17.4.1.2 PMBus ファスト プラス モードのスイッチング特性
          3. 6.17.4.1.3 PMBus ファスト モードのスイッチング特性
          4. 6.17.4.1.4 PMBus スタンダード モードのスイッチング特性
      5. 6.17.5 シリアル・ペリフェラル・インターフェイス (SPI)
        1. 6.17.5.1 SPI コントローラ モードのタイミング
          1. 6.17.5.1.1 SPI コントローラ モードのスイッチング特性 - クロック位相 0
          2. 6.17.5.1.2 SPI コントローラ モードのスイッチング特性 - クロック位相 1
          3. 6.17.5.1.3 SPI コントローラ モードのタイミング要件
          4. 6.17.5.1.4 SPI コントローラ・モードのタイミング図
        2. 6.17.5.2 SPI ペリフェラル モードのタイミング
          1. 6.17.5.2.1 SPI ペリフェラル モードのスイッチング特性
          2. 6.17.5.2.2 SPI ペリフェラル モードのタイミング要件
          3. 6.17.5.2.3 SPI ペリフェラル・モードのタイミング図
      6. 6.17.6 シングル エッジ ニブル伝送 (SENT)
        1. 6.17.6.1 はじめに
        2. 6.17.6.2 特長
      7. 6.17.7 LIN (Local Interconnect Network)
      8. 6.17.8 EtherCAT SubordinateDevice コントローラ (ESC)
        1. 6.17.8.1 ESC の機能
        2. 6.17.8.2 ESC サブシステムの統合機能
        3. 6.17.8.3 EtherCAT IP のブロック図
        4. 6.17.8.4 EtherCAT の電気的データおよびタイミング
          1. 6.17.8.4.1 EtherCAT のタイミング要件
          2. 6.17.8.4.2 EtherCAT のスイッチング特性
          3. 6.17.8.4.3 EtherCAT のタイミング図
      9. 6.17.9 UART (Universal Asynchronous Receiver-Transmitter)
  8. 詳細説明
    1. 7.1  概要
    2. 7.2  機能ブロック図
    3. 7.3  エラー通知モジュール (ESM_C29)
      1. 7.3.1 はじめに
      2. 7.3.2 ESM サブシステム
      3. 7.3.3 システム ESM
    4. 7.4  エラー アグリゲータ
      1. 7.4.1 エラー アグリゲータ モジュール
      2. 7.4.2 エラー アグリゲータ インターフェイス
    5. 7.5  メモリ
      1. 7.5.1 C29x メモリ マップ
      2. 7.5.2 フラッシュ メモリ マップ
        1. 7.5.2.1 フラッシュ メイン領域のアドレス マップ (F29H85x、4MB)
        2. 7.5.2.2 フラッシュ メイン領域のアドレス マップ (F29H85x、2MB)
        3. 7.5.2.3 フラッシュ メイン領域のアドレス マップ (F29P58x、4MB)
        4. 7.5.2.4 フラッシュ メイン領域のアドレスマップ (F29P58x、2MB)
        5. 7.5.2.5 フラッシュ メイン領域のアドレス マップ (F29P58x、1MB)
        6. 7.5.2.6 フラッシュ データ バンクのアドレス マップ
        7. 7.5.2.7 フラッシュ BANKMGMT 領域のアドレス マップ
        8. 7.5.2.8 フラッシュ SECCFG 領域のアドレス マップ
      3. 7.5.3 ペリフェラル・レジスタのメモリ・マップ
    6. 7.6  識別
    7. 7.7  ブート ROM
      1. 7.7.1 デバイス ブート シーケンス
      2. 7.7.2 デバイス ブート モード
        1. 7.7.2.1 デフォルト ブート モード
        2. 7.7.2.2 カスタム ブート モード
      3. 7.7.3 デバイス ブートの構成
        1. 7.7.3.1 ブート モード ピンの構成
        2. 7.7.3.2 ブート モード テーブル オプションの設定
      4. 7.7.4 デバイスのブート フロー図
        1. 7.7.4.1 デバイス ブート フロー
        2. 7.7.4.2 CPU1 のブート フロー
        3. 7.7.4.3 エミュレーション ブート フロー
        4. 7.7.4.4 スタンドアロン ブート フロー
      5. 7.7.5 GPIO の割り当て
    8. 7.8  セキュリティ モジュールおよび暗号化アクセラレータ
      1. 7.8.1 セキュリティ モジュール
        1. 7.8.1.1 ハードウェア セキュリティ モジュール (HSM)
        2. 7.8.1.2 暗号化アクセラレータ
      2. 7.8.2 安全およびセキュリティ ユニット (SSU)
        1. 7.8.2.1 システム図
    9. 7.9  C29x サブシステム
      1. 7.9.1 C29 CPU のアーキテクチャ
      2. 7.9.2 ペリフェラル割り込みの優先度と拡張 (PIPE)
        1. 7.9.2.1 はじめに
          1. 7.9.2.1.1 特長
          2. 7.9.2.1.2 割り込みの概念
        2. 7.9.2.2 割り込みアーキテクチャ
          1. 7.9.2.2.1 動的優先度アービトレーション ブロック
          2. 7.9.2.2.2 後処理ブロック
          3. 7.9.2.2.3 メモリ マップト レジスタ
        3. 7.9.2.3 割り込みの伝搬
      3. 7.9.3 データ ロギングとトレース (DLT)
        1. 7.9.3.1 はじめに
          1. 7.9.3.1.1 特長
            1. 7.9.3.1.1.1 ブロック図
      4. 7.9.4 波形アナライザ診断 (WADI)
        1. 7.9.4.1 WADI の概要
          1. 7.9.4.1.1 特長
          2. 7.9.4.1.2 ブロック図
          3. 7.9.4.1.3 概要
      5. 7.9.5 組み込みのリアルタイム解析および診断 (ERAD)
      6. 7.9.6 プロセッサ間通信 (IPC)
        1. 7.9.6.1 はじめに
      7. 7.9.7 ウォッチドッグ
      8. 7.9.8 デュアル・クロック・コンパレータ (DCC)
        1. 7.9.8.1 特長
        2. 7.9.8.2 DCCx クロック ソース入力のマッピング
      9. 7.9.9 構成可能ロジック ブロック (CLB)
    10. 7.10 ロックステップ比較モジュール (LCM)
  9. アプリケーション、実装、およびレイアウト
    1. 8.1 リファレンス デザイン
  10. デバイスおよびドキュメントのサポート
    1. 9.1 デバイスの命名規則
    2. 9.2 マーキング
    3. 9.3 ツールとソフトウェア
    4. 9.4 ドキュメントのサポート
    5. 9.5 サポート・リソース
    6. 9.6 商標
    7. 9.7 静電気放電に関する注意事項
    8. 9.8 用語集
  11. 10改訂履歴
  12. 11メカニカル、パッケージ、および注文情報
    1. 11.1 パッケージ情報
    2.     トレイ

GPIO 多重化ピン

表 5-7 GPIO 多重化ピン
0、4、8、12 1 2 3 5 6 7 9 10 11 13 14 15 ALT
GPIO0 EPWM1_A EMIF1_A13 EMIF1_D0 MCAND_TX I2CA_SDA UARTE_TX OUTPUTXBAR9 ESC_TX0_DATA0 ESC_GPI0 FSITXA_D0
GPIO1 EPWM1_B EMIF1_A14 EMIF1_D3 MCAND_RX I2CA_SCL UARTE_RX OUTPUTXBAR10 ESC_TX1_DATA0 ESC_GPI1 FSITXA_D1
GPIO2 EPWM2_A EMIF1_A15 EMIF1_D4 UARTA_TX I2CB_SDA MCANF_TX OUTPUTXBAR1 ESC_RX1_ERR ESC_GPI2 FSITXA_CLK
GPIO3 EPWM2_B EMIF1_A16 EMIF1_D5 UARTA_RX I2CB_SCL MCANF_RX OUTPUTXBAR2 ESC_GPI3 FSIRXA_D0
GPIO4 EPWM3_A EMIF1_A17 EMIF1_D9 MCANC_TX UARTF_TX OUTPUTXBAR3 ESC_GPI4 FSIRXA_D1 ERRORSTS
GPIO5 EPWM3_B EMIF1_A18 EMIF1_D10 MCANC_RX UARTF_RX OUTPUTXBAR11 OUTPUTXBAR3 ESC_GPI5 FSIRXA_CLK
GPIO6 EPWM4_A EMIF1_DQM0 EMIF1_CLK MCANB_TX LINA_TX OUTPUTXBAR4 SYNCOUT ESC_GPI6 FSITXB_D0
GPIO7 EPWM4_B EMIF1_DQM1 EMIF1_CAS MCANB_RX LINA_RX OUTPUTXBAR5 ESC_GPI7 FSITXB_D1
GPIO8 EPWM5_A EMIF1_RAS EPWM4_B MCANC_TX SPIE_PICO UARTD_TX OUTPUTXBAR12 ADCSOCAO ESC_GPO0 FSITXB_CLK FSITXA_D1 FSIRXA_D0
GPIO9 EPWM5_B EMIF1_D11 SPIE_POCI UARTD_RX OUTPUTXBAR6 ESC_TX0_CLK ESC_GPO1 FSIRXB_D0 FSITXA_D0 FSIRXA_CLK
GPIO10 EPWM8_A PMBUSA_SCL ADCSOCBO MCANC_RX UARTC_TX I2CA_SCL SENT2 ESC_GPI19 ADCA_EXTMUXSEL2 OUTPUTXBAR13
GPIO11 EPWM6_B EMIF1_D15 EPWM7_B SPIE_PTE SD4_D1 PMBUSA_ALERT ESC_TX0_DATA1 ESC_GPO3 FSIRXB_CLK FSIRXA_D1 OUTPUTXBAR7
GPIO12 EPWM7_A EMIF1_A1 ADCSOCAO SPIE_CLK SD4_C2 PMBUSA_CTL ESC_TX0_DATA2 ESC_GPO4 FSIRXC_D0 FSIRXA_D0 OUTPUTXBAR14
GPIO13 EPWM7_B EMIF1_CS0n EMIF1_D9 UARTC_RX SD4_D2 PMBUSA_SDA ESC_TX0_DATA3 ESC_GPO5 FSIRXC_D1 FSIRXA_CLK OUTPUTXBAR15
GPIO14 EPWM6_A EMIF1_D17 EPWM18_A EMIF1_D13 LINA_TX OUTPUTXBAR3 PMBUSA_SCL ESC_PHY1_LINKSTATUS ESC_GPO6 FSIRXC_CLK SD4_C1 OUTPUTXBAR8
GPIO15 EPWM8_B PMBUSA_CTL I2CA_SDA LINA_RX OUTPUTXBAR4 SENT1 ESC_GPO7 ESC_GPI20 ADCA_EXTMUXSEL3 OUTPUTXBAR16
GPIO16 EPWM9_A EMIF1_D29 EMIF1_BA0 SPIA_PICO MCAND_TX ESC_RX1_CLK SD1_D1 FSIRXD_D1 FSIRXC_CLK OUTPUTXBAR7
GPIO17 EPWM9_B EMIF1_DQM3 EMIF1_BA1 SPIA_POCI MCAND_RX ESC_RX1_DV SD1_C1 FSIRXD_CLK UARTC_TX OUTPUTXBAR8
GPIO18 EPWM15_A PMBUSA_ALERT I2CA_SCL UARTC_RX SENT4 ESC_GPI21 ADCB_EXTMUXSEL0
GPIO19 EPWM10_B EMIF1_CS3n ADCSOCBO SPIA_PTE UARTE_RX MCANC_TX PMBUSA_ALERT ESC_TX1_DATA3 SD1_C2
GPIO20 EPWM11_A EMIF1_BA0 EMIF1_DQM2 SPIC_PICO MCANB_RX ESC_TX1_DATA2 SD1_D3
GPIO21 EPWM11_B EMIF1_BA1 SPIC_POCI MCANB_TX ESC_TX1_DATA1 SD1_C3
GPIO22 EPWM12_A PMBUSA_SDA I2CB_SDA UARTB_TX MCANC_TX SENT5 ESC_GPO2 ESC_GPI22 ADCB_EXTMUXSEL1
GPIO23 EPWM12_B PMBUSA_SCL I2CB_SCL UARTB_RX MCANC_RX SENT6 ESC_PHY_RESETn ESC_GPI23 ADCC_EXTMUXSEL0
GPIO24 EPWM13_A EMIF1_DQM0 SPIB_PICO LINB_TX MCANE_TX ESC_RX0_CLK SD2_D1 ESC_GPI24 EPWM2_A OUTPUTXBAR1
GPIO25 EPWM13_B EMIF1_DQM1 SPIB_POCI LINB_RX MCANE_RX PMBUSA_SDA ESC_RX0_DV SD2_C1 FSITXA_D1 EPWM2_B OUTPUTXBAR2
GPIO26 EPWM14_A EMIF1_DQM2 SPIB_CLK UARTE_TX MCANE_TX PMBUSA_CTL ESC_RX0_ERR SD2_D2 FSITXA_D0 ESC_MDIO_CLK OUTPUTXBAR3
GPIO27 EPWM14_B EMIF1_DQM3 SPIB_PTE UARTA_TX EPWM4_A ESC_RX0_DATA0 SD2_C2 FSITXA_CLK ESC_MDIO_DATA OUTPUTXBAR4
GPIO28 EPWM15_A EMIF1_CS4n EMIF1_CS2n UARTA_RX EPWM4_B ESC_RX0_DATA1 SD2_D3 OUTPUTXBAR5
GPIO29 EPWM15_B PMBUSA_SDA UARTE_RX I2CA_SDA SENT3 ESC_LATCH0 ESC_I2C_SDA ADCC_EXTMUXSEL1 OUTPUTXBAR6
GPIO30 EPWM16_A EMIF1_CLK EMIF1_CS4n MCANC_RX SPID_PICO EMIF1_A12 ESC_LATCH1 SD2_D4 ESC_I2C_SCL ESC_SYNC1 OUTPUTXBAR7
GPIO31 EPWM16_B EMIF1_WEn EMIF1_RNW MCANC_TX SPID_POCI I2CA_SDA ESC_RX1_DATA0 SD2_C4 FSITXD_D0 OUTPUTXBAR8
GPIO32 EMIF1_CS0n EMIF1_OEn SPIA_PICO SPID_CLK I2CA_SDA OUTPUTXBAR9 ESC_RX0_DATA0
GPIO33 EMIF1_RNW EMIF1_BA0 SPIA_POCI SPID_PTE I2CA_SCL OUTPUTXBAR10 ESC_LED_ERR
GPIO34 EPWM18_A EMIF1_CS2n EMIF1_BA1 SPIA_CLK UARTF_TX I2CB_SDA OUTPUTXBAR11 ESC_LATCH0 EPWM3_B ESC_SYNC0 OUTPUTXBAR1
GPIO35 EPWM18_B EMIF1_CS3n EMIF1_A0 SPIA_PTE UARTF_RX I2CB_SCL OUTPUTXBAR12 ESC_LATCH1 ESC_SYNC1
GPIO36 EMIF1_WAIT EMIF1_A1 UARTC_TX MCANC_RX OUTPUTXBAR13 SD1_D1 EMIF1_WEn
GPIO37 EPWM18_A EMIF1_OEn EMIF1_A2 UARTC_RX MCANC_TX OUTPUTXBAR14 ESC_RX1_DATA1 SD1_D2 EMIF1_D24 OUTPUTXBAR2
GPIO38 EPWM18_B EMIF1_A0 EMIF1_A3 UARTA_TX SPIE_PICO OUTPUTXBAR15 ESC_RX0_DATA1 SD1_D3 FSITXD_D1 EMIF1_CS2n
GPIO39 EMIF1_A1 EMIF1_A4 UARTA_RX OUTPUTXBAR16 ESC_MDIO_DATA SD1_D4 FSIRXD_CLK ESC_LED_RUN
GPIO40 EPWM13_A EMIF1_A2 MCANB_RX I2CB_SDA OUTPUTXBAR9 ESC_GPO2 SD4_C3 EPWM1_A SD2_C1
GPIO41 EPWM13_B EMIF1_A3 EPWM18_A MCANB_TX SPIE_POCI I2CB_SCL OUTPUTXBAR10 ESC_RX0_DATA2 SD4_D3 FSIRXD_CLK EPWM1_B SD2_D1
GPIO42 EPWM14_A EMIF1_A2 EMIF1_A13 UARTA_TX SPIE_CLK I2CA_SDA OUTPUTXBAR13 SD4_C3 SD4_C4 FSIRXD_D0 ADCE_EXTMUXSEL2
GPIO43 EPWM14_B EMIF1_A4 EMIF1_D13 UARTA_RX SPIE_PTE I2CA_SCL OUTPUTXBAR14 SD4_D4 FSIRXD_D1 ADCE_EXTMUXSEL3
GPIO44 EMIF1_A4 SPID_POCI MCANB_RX UARTB_TX OUTPUTXBAR14 ESC_TX1_CLK SD3_C4 FSIRXD_CLK
GPIO45 EMIF1_A5 SPID_PTE MCANB_TX UARTB_RX OUTPUTXBAR15 ESC_TX1_ENA SD3_D4 FSIRXD_D0
GPIO46 EPWM4_A EMIF1_A6 EPWM14_A UARTC_TX MCANE_TX ESC_MDIO_CLK SD3_C4
GPIO47 EPWM4_B EMIF1_A7 EPWM14_B UARTC_RX MCANE_RX ESC_MDIO_DATA SD4_C3
GPIO48 EMIF1_A8 UARTD_TX OUTPUTXBAR3 ESC_PHY_CLK SD1_D1 EPWM3_A SD2_C2
GPIO49 EMIF1_A9 EMIF1_A5 UARTD_RX OUTPUTXBAR4 ESC_TX1_DATA2 SD1_C1 FSITXA_D0 SD2_D1
GPIO50 EPWM15_A EMIF1_A10 EMIF1_A6 SPIC_PICO MCANF_TX ESC_TX1_DATA1 SD1_D2 FSITXA_D1 ESC_GPI25 SD2_D2
GPIO51 EPWM15_B EMIF1_A11 EMIF1_A7 SPIC_POCI MCANF_RX ESC_TX1_CLK SD1_C2 FSITXA_CLK ESC_GPI26 SD2_D3
GPIO52 EPWM16_A EMIF1_A12 EMIF1_A8 UARTD_TX SPIC_CLK ESC_TX1_ENA SD1_D3 FSIRXA_D0 SD2_D4
GPIO53 EPWM16_B EMIF1_D31 EMIF1_A9 UARTD_RX SPIC_PTE ESC_PHY0_LINKSTATUS SD1_C3 FSIRXA_D1 ESC_GPI28 SD1_C1
GPIO54 EMIF1_D30 EMIF1_A10 SPIA_PICO ESC_PHY_CLK SD1_D4 FSIRXA_CLK ESC_GPI29 SD1_C2
GPIO55 EPWM16_B EMIF1_D29 EMIF1_D0 SPIA_POCI EMIF1_WAIT ESC_PHY0_LINKSTATUS SD1_C4 FSITXB_D0 SD1_C3
GPIO56 EPWM17_A EMIF1_D28 EMIF1_D1 SPIA_CLK MCAND_TX I2CA_SDA ESC_PDI_UC_IRQ SD2_D1 FSITXB_CLK ESC_GPI30 SD1_C4
GPIO57 EPWM17_B EMIF1_D27 EMIF1_D2 SPIA_PTE MCAND_RX I2CA_SCL ESC_MDIO_DATA SD2_C1 FSITXB_D1 ESC_GPI31 SD3_D3
GPIO58 EPWM13_A EMIF1_D26 EPWM8_A SPIA_PICO MCANC_RX SENT1 ESC_LED_LINK0_ACTIVE SD2_D2 FSIRXB_D0 ESC_TX0_DATA3 SD2_C2
GPIO59 EPWM5_A EMIF1_D25 EPWM8_B SPIA_POCI MCANC_TX SENT2 ESC_LED_LINK1_ACTIVE SD2_C2 FSIRXB_D1 ESC_TX0_ENA SD2_C3
GPIO60 EPWM3_B EMIF1_D24 EMIF1_D0 SPIA_CLK OUTPUTXBAR3 SENT3 ESC_LED_ERR ESC_LATCH0 FSIRXB_CLK SD2_C4
GPIO61 EPWM17_B EMIF1_D23 EMIF1_D6 SPIA_PTE MCANC_RX OUTPUTXBAR4 ESC_LED_RUN SD2_C3 FSITXD_CLK ESC_LATCH1
GPIO62 EPWM17_A EMIF1_D22 EMIF1_D7 MCANC_RX MCANC_TX SENT4 ESC_LED_STATE_RUN SD2_D4 FSITXD_D0 ESC_MDIO_CLK
GPIO63 EPWM9_A EMIF1_D21 EMIF1_RNW SPIB_PICO MCANC_TX SENT5 ESC_RX1_DATA0 SD1_D1 FSITXD_D1 ADCD_EXTMUXSEL0 SD2_C4
GPIO64 EPWM9_B EMIF1_D20 EMIF1_WAIT SPIB_POCI MCANA_TX UARTF_TX SENT6 ESC_RX1_DATA1 SD1_C1 FSITXD_CLK ADCD_EXTMUXSEL1
GPIO65 EPWM10_A EMIF1_D19 EMIF1_WEn SPIB_CLK MCANA_RX UARTF_RX ESC_RX1_DATA2 SD1_D2 FSITXB_CLK ADCD_EXTMUXSEL2 ESC_GPI13
GPIO66 EPWM10_B EMIF1_D18 EMIF1_OEn SPIB_PTE I2CB_SDA ESC_RX1_DATA3 SD1_C2 FSITXB_D1 ADCD_EXTMUXSEL3 ESC_GPI14
GPIO67 EPWM17_A EMIF1_D17 LINB_TX MCAND_TX SD1_D3 FSITXB_CLK
GPIO68 EPWM17_B EMIF1_D16 EMIF1_D4 LINB_RX MCAND_RX EMIF1_D13 ESC_PHY1_LINKSTATUS SD1_C3 FSIRXB_D1 ESC_GPI15
GPIO69 EPWM11_A EMIF1_D15 SPIC_PICO I2CB_SCL ESC_RX1_CLK SD1_D4 FSITXB_D0
GPIO70 EPWM11_B EMIF1_D14 SPIC_POCI MCANC_RX UARTB_TX ESC_RX1_DV SD1_C4 FSIRXB_D0 ESC_GPI16
GPIO71 EPWM12_A EPWM11_A EMIF1_D5 SPIC_CLK MCANC_TX UARTB_RX EMIF1_D13 ESC_RX1_ERR SD3_D1 FSITXC_CLK FSITXB_D0
GPIO72 EPWM12_B EMIF1_D12 SPIC_PTE MCANB_RX UARTA_TX OUTPUTXBAR8 ESC_TX1_DATA3 SD3_D2 FSITXC_D0 SD3_C1
GPIO73 EPWM5_B EMIF1_D11 XCLKOUT MCANB_TX UARTA_RX OUTPUTXBAR6 ESC_TX1_DATA2 SD4_D4 FSITXC_CLK SD2_D2
GPIO74 EPWM8_A EMIF1_D10 MCANC_TX ESC_TX1_DATA1 SD1_D4 FSITXA_D0 SD2_C2
GPIO75 EPWM8_B EMIF1_D9 SPID_CLK MCANC_RX OUTPUTXBAR16 ESC_TX1_DATA0 SD2_D3
GPIO76 EPWM9_A EMIF1_D8 UARTD_TX MCANE_TX SD4_D4 ESC_PHY_RESETn SD3_C1 FSIRXC_D0 SD2_C3 ESC_GPI17
GPIO77 EPWM9_B EMIF1_D7 UARTD_RX MCANE_RX SD1_D4 ESC_RX0_CLK SD3_D1 FSITXB_D0 SD2_D4
GPIO78 EPWM10_A EMIF1_D6 EPWM11_A MCANF_TX SD4_D4 ESC_RX0_DV SD3_C2 FSITXC_D1 SD2_C4 ESC_GPI18
GPIO79 EPWM10_B EMIF1_D5 ERRORSTS ESC_RX0_ERR SD3_D2 FSITXC_D0 SD2_D1
GPIO80 EPWM11_A EMIF1_D4 ERRORSTS SD1_D4 ESC_RX0_DATA0 SD3_C3 SD2_C1
GPIO81 EPWM11_B EMIF1_D3 ESC_RX0_DATA1 SD3_D3
GPIO82 EPWM12_A EMIF1_D2 ESC_RX0_DATA2 SD3_C2
GPIO83 EPWM12_B EMIF1_D1 ESC_RX0_DATA3 SD3_D2
GPIO84 EPWM12_B EMIF1_D1 EMIF1_CS4n SPIC_PICO UARTA_TX MCANF_RX ESC_TX0_ENA SD3_C2 FSITXC_D1 ESC_RX0_DATA3 ESC_GPO24
GPIO85 EPWM13_A EMIF1_D0 UARTA_RX EMIF1_DQM2 ESC_TX0_CLK SD3_D3
GPIO86 EPWM13_B EMIF1_A13 EMIF1_CAS UARTD_TX ESC_PHY0_LINKSTATUS SD3_C3
GPIO87 EPWM14_A EMIF1_A14 EMIF1_RAS UARTD_RX EMIF1_DQM3 ESC_TX0_DATA0 SD3_D4
GPIO88 EPWM14_B EMIF1_A15 EMIF1_DQM0 EMIF1_DQM1 ESC_TX0_DATA1 SD3_C4
GPIO89 EPWM15_A EMIF1_A16 EMIF1_DQM1 SPID_PTE EMIF1_CAS ESC_TX0_DATA2 SD1_D3 SD4_D1
GPIO90 EPWM15_B EMIF1_A17 EMIF1_DQM2 SPID_CLK EMIF1_RAS ESC_TX0_DATA3 SD1_C3 SD4_C1
GPIO91 EPWM16_A EMIF1_A18 EMIF1_DQM3 SPID_PICO I2CA_SDA MCAND_TX EMIF1_DQM2 SD4_D2 OUTPUTXBAR9
GPIO92 EPWM16_B EMIF1_A19 EMIF1_BA1 SPID_POCI I2CA_SCL MCAND_RX EMIF1_DQM0 FSIRXD_CLK SD4_C2 OUTPUTXBAR10
GPIO93 EPWM17_A EMIF1_BA0 SPID_CLK ESC_TX1_CLK SD4_D3 OUTPUTXBAR11
GPIO94 EPWM17_B SPID_PTE EMIF1_BA1 ESC_TX1_ENA SD4_C3 OUTPUTXBAR12
GPIO95 EPWM18_A ESC_GPO10 SD1_D1 OUTPUTXBAR13
GPIO96 EPWM18_B ESC_GPO11 SD1_C1 OUTPUTXBAR14
GPIO97 ESC_GPI17 SD1_D2 OUTPUTXBAR15
GPIO98 ESC_GPI18 SD1_C2 OUTPUTXBAR16
GPIO99 EPWM8_A EMIF1_DQM3 EMIF1_D17 ESC_GPI21 SD4_D4
GPIO100 EPWM9_A EMIF1_BA1 EMIF1_D24 SPIC_PICO SPIA_PICO SD1_D1 ESC_GPI0 SD4_C4 FSITXA_D0 FSIRXD_D1
GPIO101 EPWM18_A EMIF1_A5 SPIC_POCI ESC_GPI1 FSITXA_D1
GPIO103 EPWM8_B EMIF1_BA0 EMIF1_D3 SPIC_PTE ESC_GPI3 SD4_C4 FSIRXA_D0 ESC_GPO25
GPIO105 EPWM18_B I2CA_SCL ESC_GPI5 SD3_C1 FSIRXA_CLK
GPIO127 EPWM18_A EMIF1_D18 EMIF1_A11 SPID_POCI ESC_GPI27 SD1_C3 FSIRXC_D1 ESC_SYNC0 ESC_GPO26
GPIO219 ERRORSTS EMIF1_A19 EPWM18_B OUTPUTXBAR1 XCLKOUT SD2_C1 ESC_GPI8 ESC_TX0_ENA ESC_GPO27
GPIO220 EPWM6_A SPID_POCI MCANC_TX OUTPUTXBAR2 SD3_D3 ESC_GPI9 ESC_GPO28 X1
GPIO221 EPWM6_B EMIF1_CAS SPID_PTE MCANC_RX OUTPUTXBAR3 SD3_C3 ESC_GPI10 ESC_GPO29 X2
GPIO222 TDI EPWM7_A SPID_PICO UARTB_TX I2CB_SCL OUTPUTXBAR4 SPIC_CLK SD3_D4 ESC_GPI11 ESC_GPO30
GPIO223 TDO EPWM7_B SPID_CLK UARTB_RX I2CB_SDA OUTPUTXBAR5 SPIC_PTE SD3_C4 ESC_GPI12 ESC_GPO31
GPIO224 EPWM12_A EPWM12_B SPIB_POCI MCAND_RX OUTPUTXBAR5 SD4_D2 ADCA_EXTMUXSEL0 ESC_GPO8
GPIO225 EPWM11_B SPIB_PICO I2CB_SDA UARTF_TX OUTPUTXBAR4 SD4_C1 ADCA_EXTMUXSEL1 ESC_GPO9
GPIO226 EPWM10_A SPIA_PTE MCAND_TX UARTF_RX OUTPUTXBAR1 SD1_C3 SD1_D3 ADCA_EXTMUXSEL2 ESC_GPO10
GPIO227 EPWM14_B SPIA_CLK OUTPUTXBAR4 SD2_C2 ADCA_EXTMUXSEL3
GPIO228 EPWM18_A EPWM13_A SPIB_POCI LINB_TX OUTPUTXBAR1 SENT4 SD2_D1
GPIO229 EPWM17_B EPWM12_B SPIB_PICO MCANA_RX SENT3 SD1_C4
GPIO230 EPWM11_A SYNCOUT I2CB_SCL OUTPUTXBAR3 SD4_D1 ADCB_EXTMUXSEL0
GPIO231 EPWM10_B SPIA_PICO MCAND_RX OUTPUTXBAR2 SD1_C3 ADCB_EXTMUXSEL1
GPIO232 EPWM14_A EPWM8_B SPIA_POCI OUTPUTXBAR3 SENT6 SD3_D1 ESC_PHY0_LINKSTATUS ADCB_EXTMUXSEL2 ESC_GPO11
GPIO233 EPWM18_B EPWM13_B LINB_RX OUTPUTXBAR2 SENT5 SD2_C1 ESC_PHY1_LINKSTATUS ADCB_EXTMUXSEL3 ESC_GPO12
GPIO234 EPWM17_A EPWM12_A SPIB_PTE MCANA_TX SENT2 SD1_D4 ESC_GPO13
GPIO235 EPWM9_B SPIB_CLK MCANA_RX SENT1 SD1_C1 ESC_GPO14
GPIO236 EPWM12_B EPWM8_A LINA_RX OUTPUTXBAR6 SD4_C2 ESC_I2C_SDA ADCC_EXTMUXSEL0
GPIO237 EPWM14_A EPWM8_B EPWM17_B LINA_TX I2CA_SDA OUTPUTXBAR7 SD4_D3 ESC_I2C_SCL ADCC_EXTMUXSEL1
GPIO238 EPWM15_B OUTPUTXBAR6 SD1_D3 SD2_C3 ESC_SYNC0 ADCC_EXTMUXSEL2 ESC_GPO15
GPIO239 EPWM16_B LINB_TX I2CA_SCL OUTPUTXBAR8 SD2_C4 ESC_SYNC1 ADCC_EXTMUXSEL3 ESC_GPO16
GPIO240 EPWM14_B SPID_PICO SD4_C3 ESC_LED_RUN ADCD_EXTMUXSEL0
GPIO241 EPWM8_A SPID_CLK SD4_D4 ESC_LED_ERR ADCD_EXTMUXSEL1 ESC_GPO17
GPIO242 SD1_D4 I2CA_SDA OUTPUTXBAR9 SENT1 SD2_D2 ESC_LED_STATE_RUN ADCD_EXTMUXSEL2 ESC_GPO18
GPIO243 EPWM8_B SENT2 SD2_D4 ESC_LED_LINK0_ACTIVE ADCD_EXTMUXSEL3 ESC_GPO19
GPIO244 SPIC_PTE SENT5 SD4_C4 ESC_LED_LINK1_ACTIVE
GPIO245 SPIC_POCI SENT6 SD3_C1 ESC_PHY_RESETn
GPIO246 EPWM16_A SPID_PTE MCANC_RX OUTPUTXBAR7 SD1_D1 ADCE_EXTMUXSEL0 ESC_GPO20
GPIO247 EPWM15_A ERRORSTS SPID_POCI MCANC_RX LINA_TX OUTPUTXBAR5 SD2_D3 ADCE_EXTMUXSEL1 ESC_GPO21
GPIO248 EMIF1_SDCKE SPIC_PICO SENT3 SD1_C2 ESC_LED_RUN ADCE_EXTMUXSEL2 ESC_GPO22
GPIO249 SPIC_CLK SENT4 SD1_D2 ESC_PHY0_LINKSTATUS ADCE_EXTMUXSEL3 ESC_GPO23
AIO160 SD3_C2
AIO161 SD3_D2
AIO162 SD2_C2
AIO163 SD2_D2
AIO164 SD2_C3
AIO165 SD2_D3
AIO166 SD4_C1
AIO167 SD4_D1
AIO168 SD3_C3
AIO169 SD3_D3
AIO170 SD3_C4
AIO171 SD3_D4
AIO172 SD1_C1
AIO173 SD1_D1
AIO174 SD2_C4
AIO175 SD2_D4
AIO176 SD4_C2
AIO177 SD4_D2
AIO178 SD4_C3
AIO179 SD4_D3
AIO180 SD1_C2
AIO181 SD1_D2
AIO182 SD3_C1
AIO183 SD3_D1
AIO184 SD3_C2
AIO185 SD3_D2
AIO186 SD1_C1
AIO187 SD1_D1
AIO188 SD1_C2
AIO189 SD1_D2
AIO190 SD1_C3
AIO191 SD1_D3
AIO192 SD1_C3
AIO193 SD1_D3
AIO194 SD1_C4
AIO195 SD1_D4
AIO196 SD4_C4
AIO197 SD4_D4
AIO198 SD1_C4
AIO199 SD1_D4
AIO200 SD2_C1
AIO201 SD2_D1
AIO202 SD2_C1
AIO203 SD2_D1
AIO204 SD3_C3
AIO205 SD3_D3
AIO206 SD3_C4
AIO207 SD3_D4
AIO208 SD2_C2
AIO209 SD2_D2
AIO210 SD2_C3
AIO211 SD2_D3
AIO212 SD2_C4
AIO213 SD2_D4