JAJSVL6 November 2024 F29H850TU
ADVANCE INFORMATION
信号名 | ピンの種類 | 説明 | 256 ZEX | 176 PTS | 144 RFS | 100 PZS |
---|---|---|---|---|---|---|
FLT3 | I/O | フラッシュ テスト ピン 3。テキサス・インスツルメンツ用に予約済みです。未接続のままにする必要があります。 | M12 | |||
TCK | I | 内部プルアップ付き JTAG テスト クロック。 | R15 | 83 | 70 | 48 |
TMS | I/O | 内部プルアップ付き JTAG テスト モード選択 (TMS)。このシリアル制御入力は、TCK の立ち上がりエッジで、TAP コントローラにシフトインされる。このデバイスには TRSTn ピンがない。通常動作時に JTAG をリセット状態に維持するために、基板上で TMS ピンと VDDIO の間に外部プルアップ抵抗 (推奨 2.2kΩ) を配置する必要がある。 | T15 | 82 | 69 | 47 |
VREGENZ | I | 内部プルアップ付きの内部電圧レギュレータ イネーブル。VSS (Low) に接続すると、内部 VREG がイネーブルになる。VDDIO (High) に接続すると、外部電源を使用。 | 65 | |||
XRSn | I/OD | デバイス リセット (IN) およびウォッチドッグ リセット (OUT)。電源投入時、このピンはデバイスによって Low に駆動される。また、外部回路がこのピンを駆動して、デバイス リセットをアサートすることもできる。ウォッチドッグ リセットが発生した場合、MCU もこのピンを Low に駆動する。ウォッチドッグ リセット時には、512 OSCCLK サイクルのウォッチドッグ リセット期間にわたって、XRSn ピンが Low に駆動される。XRSn と VDDIO の間に 2.2kΩ~10kΩ の抵抗を配置する必要がある。ノイズ フィルタリングのために XRS と VSS の間にコンデンサを配置する場合、容量は 100nF 以下にする必要がある。これらの値は、ウォッチドッグ リセットがアサートされたときに、ウォッチドッグが 512 OSCCLK サイクル以内に XRSn ピンを VOL に正しく駆動できるように決められている。このピンは内部プルアップ付きのオープン ドレイン出力。 | F14 | 124 | 103 | 71 |