JAJSVL6 November 2024 F29H850TU
ADVANCE INFORMATION
パラメータ | テスト条件 | 最小値 | 標準値 | 最大値 | 単位 | |
---|---|---|---|---|---|---|
VVREG | 内部電圧レギュレータ出力 | 1.23 | V | |||
VVREG-INRUSH(5) | 内部電圧レギュレータの突入電流 | 1150 | mA | |||
VPOR-VDDIO | VDDIO パワーオン リセット電圧 | XRSn 解除前および解除後 | 2.3 | V | ||
VBOR-VDDIO-UP(1) | 上昇時の VDDIO ブラウンアウト リセット電圧 | XRSn 解除前 | 3.0 | V | ||
VBOR-VDDIO-DOWN(1) | 下降時の VDDIO ブラウンアウト リセット電圧 | XRSn 解除後 | 2.81 | 3.0 | V | |
VPOR-VDD-UP(2) | 上昇時の VDD パワー オン リセット電圧 | XRSn 解除前 | 1.0 | V | ||
VPOR-VDD-DOWN(2) | 下降時の VDD パワー オン リセット電圧 | XRSn 解除後 | 1.0 | V | ||
VXRSn-PU-DELAY(3) | パワーアップ時の電源上昇から XRSn 解除までの遅延 | 内蔵 VREG | 40 | us | ||
VXRSn-PD-DELAY(4) | パワーダウン時の電源下降から XRSn トリップまでの遅延 | 外部 VREG | 320 | us | ||
VXRSn-PD-DELAY(4) | パワーダウン時の電源下降から XRSn トリップまでの遅延 | 2 | ns | |||
VDDIO-MON-TOT-DELAY | VDDIO 監視のパスにおける合計遅延 (POR、BOR) | 80 | us | |||
VXRSn-MON--RELEASE-DELAY | VDD POR イベントから XRSn 解除までの遅延 | 内部 VREG、電源は動作範囲内 | 360 | us | ||
VDDIO BOR から XRSn 解除までの遅延 | 360 | us | ||||
VDDIO POR イベントから XRSn 解除までの遅延 | 440 | us | ||||
VDD POR イベントから XRSn 解除までの遅延 | 外部 VREG、電源は動作範囲内 | 360 | us | |||
VDDIO BOR から XRSn 解除までの遅延 | 360 | us | ||||
VDDIO POR イベントから XRSn 解除までの遅延 | 440 | us |