JAJU903 July   2023 TPS6521905 , TPS6521905-Q1

 

  1.   1
  2.   概要
  3.   商標
  4. 1概要
  5. 2NVM プログラミングのハードウェア要件
  6. 3標準的な NVM フロー
  7. 4プログラミングに関する指示
    1. 4.1  イネーブル設定の構成
    2. 4.2  降圧の構成
    3. 4.3  LDO の構成
    4. 4.4  GPIO の構成
    5. 4.5  シーケンスの構成
    6. 4.6  マルチファンクション・ピンの構成
    7. 4.7  EN/PB/VSENSE ピンの構成
    8. 4.8  I2C アドレスの変更
    9. 4.9  マスク設定の構成
    10. 4.10 NVM の再プログラミング
  8.   A NVM 以外のレジスタ
  9.   B PMIC への NVM 構成ファイルのロード
  10.   C PMIC の構成可能フィールド
  11.   D 関連資料

GPIO の構成

GPIO を使用して、外部のディスクリート部品をイネーブルにできます。GPIO を使用してマルチ PMIC 構成を行い、2 つの TPS65219 デバイス間で電源投入時 / 電源切断時シーケンスを同期することもできます。

  • 図 4-5 に、TPS65219-GUI を使用するときに変更される設定を示します。

  • 表 4-10表 4-11 に、TPS65219-GUI を使用しない場合に書き込むレジスタ・フィールドを示します。

GUID-20230428-SS0I-6BCN-GX4D-NPMC3SLWXNJJ-low.svg図 4-5 GPIO 構成

表 4-10 GPIO 設定用の NVM レジスタ
レジスタ・アドレス ビット 設定
ビット番号 フィールド名
アクティブ状態のイネーブル設定 0x1E 2 GPIO_EN 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

1 GPO2_EN 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

0 GPO1_EN 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

スタンバイ状態のイネーブル設定 0x22 2 GPIO_STBY_E N 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

1 GPO2_STBY_E N 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

0 GPO1_STBY_E N 0h = ディセーブル。出力状態は Low です。

1h = イネーブル。出力状態はハイ・インピーダンスです。

表 4-11 マルチ PMIC 構成の NVM レジスタ
レジスタ・アドレス ビット 設定
ビット番号 フィールド名
GPO2 構成 0x1F 3 MULTI_DEVICE_ENABLE 0h = シングル・デバイス構成

1h = マルチ・デバイス構成