JAJU903 July   2023 TPS6521905 , TPS6521905-Q1

 

  1.   1
  2.   概要
  3.   商標
  4. 1概要
  5. 2NVM プログラミングのハードウェア要件
  6. 3標準的な NVM フロー
  7. 4プログラミングに関する指示
    1. 4.1  イネーブル設定の構成
    2. 4.2  降圧の構成
    3. 4.3  LDO の構成
    4. 4.4  GPIO の構成
    5. 4.5  シーケンスの構成
    6. 4.6  マルチファンクション・ピンの構成
    7. 4.7  EN/PB/VSENSE ピンの構成
    8. 4.8  I2C アドレスの変更
    9. 4.9  マスク設定の構成
    10. 4.10 NVM の再プログラミング
  8.   A NVM 以外のレジスタ
  9.   B PMIC への NVM 構成ファイルのロード
  10.   C PMIC の構成可能フィールド
  11.   D 関連資料

マスク設定の構成

いくつかの割り込み設定をマスクして、特定の PMIC 監視機能をバイパスしたり、割り込みが検出されたときの PMIC の応答方法を変更したりできます。マスク可能な割り込みには、とりわけ低電圧監視、温度監視などがあります。図 4-10 に、GUI の「構成」タブのマスク設定を示します。

注: TPS65219-GUI の「構成」タブにマスク・レジスタが表示されていない場合、マスク・レジスタはレジスタの全リストを含むレジスタ・マップにあります。

GUID-20230710-SS0I-SQQX-XXZ5-XPBG6QKJVSZD-low.svg図 4-10 TPS65219-GUI でのマスク設定
表 4-21 レジスタ 0x1E のマスク設定
レジスタ・アドレス ビット
ビット番号 フィールド名
0x1E 7 BYPASS_RAILS_DISCHA RGED_CHECK

表 4-22 レジスタ 0x1E のマスク設定
レジスタ・アドレス ビット
ビット番号 フィールド名
0x24 7 MASK_RETRY_COUNT
6 BUCK3_UV_MASK
5 BUCK2_UV_MASK
4 BUCK1_UV_MASK
3 LDO4_UV_MASK
2 LDO3_UV_MASK
1 LDO2_UV_MASK
0 LDO1_UV_MASK
表 4-23 レジスタ 0x1E のマスク設定
レジスタ・アドレス ビット
ビット番号 フィールド名
0x25 7 MASK_INT_FOR_PB
6-5 MASK_EFFECT
4 MASK_INT_FOR_RV
3 SENSOR_0_WARM_MASK
2 SENSOR_1_WARM_MASK
1 SENSOR_2_WARM_MASK
0 SENSOR_3_WARM_MASK