JAJU931 March   2024

 

  1.   1
  2.   概要
  3.   参照情報
  4.   特長
  5.   アプリケーション
  6.   6
  7. 1システムの説明
  8. 2システム概要
    1. 2.1 ブロック図
    2. 2.2 設計の考慮事項
    3. 2.3 主な使用製品
      1. 2.3.1 AFE7950-SP
      2. 2.3.2 LMK04832-SEP
      3. 2.3.3 LMX2694-SEP
      4. 2.3.4 TPS7H4003-SEP
      5. 2.3.5 TPS7H4010-SEP
      6. 2.3.6 TPS73801-SEP
  9. 3ハードウェア、ソフトウェア、テスト要件、テスト結果
    1. 3.1 ハードウェア要件
    2. 3.2 ソフトウェア要件
    3. 3.3 テスト設定
    4. 3.4 ハードウェアの構成
    5. 3.5 テスト方法
      1. 3.5.1 TSW14J56 の初期セットアップ
      2. 3.5.2 リファレンス デザインのテスト手順
    6. 3.6 テスト結果
      1. 3.6.1 TXA/B DAC 出力テスト結果
      2. 3.6.2 TXC/D DAC 出力テスト結果
      3. 3.6.3 RXA/B ADC のテスト結果
      4. 3.6.4 RXC/D ADC テスト結果
      5. 3.6.5 FB2 ADC テスト結果
    7. 3.7 代替構成
      1. 3.7.1 内部 AFE7950-SP PLL/VCO
        1. 3.7.1.1 簡単な方法 - 内部 PLL/VCO
        2. 3.7.1.2 適切な方法 - 内部 PLL/VCO
      2. 3.7.2 TCXO 内部動作
      3. 3.7.3 400MHz 帯域幅 RX の構成
  10. 4設計とドキュメントのサポート
    1. 4.1 デザイン ファイル
      1. 4.1.1 回路図
      2. 4.1.2 BOM (部品表)
    2. 4.2 ツールとソフトウェア
      1. 4.2.1 Latte コマンド
      2. 4.2.2 構成ファイル
        1. 4.2.2.1 Latte 設定ファイル
        2. 4.2.2.2 LMK/LMX 構成ファイル
      3. 4.2.3 トラブルシューティング
    3. 4.3 ハードウェア識別情報
      1. 4.3.1 リワークの修正
      2. 4.3.2 リファレンス デザイン ボードの位置識別
      3. 4.3.3 FMC インターフェイス ボードの位置識別
    4. 4.4 ドキュメントのサポート
    5. 4.5 サポート・リソース
    6. 4.6 商標
  11. 5著者について

設計の考慮事項

この設計の中心は、統合型 RF サンプリング トランシーバである AFE7950-SP です。LMK04832-SEP は、LMX2694-SEP に対する低周波数リファレンスです。また、LMK04832-SEP は FPGA 向けの低周波クロック信号と SysRef 信号を AFE と FPGA に提供し、JESD204B デジタル インターフェイス プロトコルをサポートします。LMX2694-SEP は、低位相ノイズで高周波のサンプリング クロックを AFE に供給します。すべての受信チャネルでアクティブ バランを利用してシングルエンド入力を差動出力に変換し、ADC 入力と接続します。低周波数の送信チャネルでも、アクティブ バランを使用して差動 DAC 出力をシングルエンドに変換します。高周波の送信チャネルは、パッシブ バランを使用して差動出力をシングルエンドに変換します。物理的なスペースの割り当てが少ないため、ほとんどのレールで DC/DC コンバータを使用して電源の効率を上げ、部品数を最小限に抑えて最高の効率を維持します。