JAJU931
March 2024
1
概要
参照情報
特長
アプリケーション
6
1
システムの説明
2
システム概要
2.1
ブロック図
2.2
設計の考慮事項
2.3
主な使用製品
2.3.1
AFE7950-SP
2.3.2
LMK04832-SEP
2.3.3
LMX2694-SEP
2.3.4
TPS7H4003-SEP
2.3.5
TPS7H4010-SEP
2.3.6
TPS73801-SEP
3
ハードウェア、ソフトウェア、テスト要件、テスト結果
3.1
ハードウェア要件
3.2
ソフトウェア要件
3.3
テスト設定
3.4
ハードウェアの構成
3.5
テスト方法
3.5.1
TSW14J56 の初期セットアップ
3.5.2
リファレンス デザインのテスト手順
3.6
テスト結果
3.6.1
TXA/B DAC 出力テスト結果
3.6.2
TXC/D DAC 出力テスト結果
3.6.3
RXA/B ADC のテスト結果
3.6.4
RXC/D ADC テスト結果
3.6.5
FB2 ADC テスト結果
3.7
代替構成
3.7.1
内部 AFE7950-SP PLL/VCO
3.7.1.1
簡単な方法 - 内部 PLL/VCO
3.7.1.2
適切な方法 - 内部 PLL/VCO
3.7.2
TCXO 内部動作
3.7.3
400MHz 帯域幅 RX の構成
4
設計とドキュメントのサポート
4.1
デザイン ファイル
4.1.1
回路図
4.1.2
BOM (部品表)
4.2
ツールとソフトウェア
4.2.1
Latte コマンド
4.2.2
構成ファイル
4.2.2.1
Latte 設定ファイル
4.2.2.2
LMK/LMX 構成ファイル
4.2.3
トラブルシューティング
4.3
ハードウェア識別情報
4.3.1
リワークの修正
4.3.2
リファレンス デザイン ボードの位置識別
4.3.3
FMC インターフェイス ボードの位置識別
4.4
ドキュメントのサポート
4.5
サポート・リソース
4.6
商標
5
著者について
4.3.1
リワークの修正
最適な性能を実現するためのボード上のハードウェア変更を以下に示します。
面積
リワーク
注
リファレンス クロック
DNI C78, C85
OscOut 偶発事象への DCLK2 パスをディスエーブル