SPRUIL1D May 2019 – December 2024 DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4VM , TDA4VM-Q1
There are thirteen DCC modules integrated in the device MAIN domain - DCC0 through DCC12. Table 6-92 shows the integration of DCC modules.
Table 12-1605 through Table 12-1607 summarize the integration of DCC in the device MAIN domain.
Module Instance | Attributes | |||
Power Sleep Controller | Power Domain | Module Domain | Interconnect | |
DCC0 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC1 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC2 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC3 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC4 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC5 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC6 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC7 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC8 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC9 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC10 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC11 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
DCC12 | PSC0 | PD0 | LPSC0 | INFRA_CBASS0 |
Clocks | ||||
Module Instance | Module Clock Input | Source Clock Signal | Source | Description |
DCC0 | DCC0_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC0 interface and functional clock |
DCC1 | DCC1_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC1 interface and functional clock |
DCC2 | DCC2_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC2 interface and functional clock |
DCC3 | DCC3_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC3 interface and functional clock |
DCC4 | DCC4_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC4 interface and functional clock |
DCC5 | DCC5_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC5 interface and functional clock |
DCC6 | DCC6_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC6 interface and functional clock |
DCC7 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
DCC8 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
DCC9 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
DCC10 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
DCC11 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
DCC12 | DCC7_FICLK | MAIN_SYSCLK0/4 | PLLCTRL0 | DCC7 interface and functional clock |
Resets | ||||
Module Instance | Module Reset Input | Source Reset Signal | Source | Description |
DCC0 | DCC0_RST | MOD_G_RST | LPSC0 | DCC0 asynchronous module reset |
DCC1 | DCC1_RST | MOD_G_RST | LPSC0 | DCC1 asynchronous module reset |
DCC2 | DCC2_RST | MOD_G_RST | LPSC0 | DCC2 asynchronous module reset |
DCC3 | DCC3_RST | MOD_G_RST | LPSC0 | DCC3 asynchronous module reset |
DCC4 | DCC4_RST | MOD_G_RST | LPSC0 | DCC4 asynchronous module reset |
DCC5 | DCC5_RST | MOD_G_RST | LPSC0 | DCC5 asynchronous module reset |
DCC6 | DCC6_RST | MOD_G_RST | LPSC0 | DCC6 asynchronous module reset |
DCC7 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
DCC8 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
DCC9 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
DCC10 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
DCC11 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
DCC12 | DCC7_RST | MOD_G_RST | LPSC0 | DCC7 asynchronous module reset |
Interrupt Requests | |||||
Module Instance | Module Interrupt Signal | Destination Interrupt Input | Destination | Description | Type |
DCC0 | DCC0_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_328 | COMPUTE_CLUSTER0 | DCC0 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_279 | R5FSS0_INTRTR0 | DCC0 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_279 | R5FSS1_INTRTR0 | DCC0 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_88 | MAIN2MCU_LVL_INTRTR0 | DCC0 one-shot mode complete interrupt | Level | ||
DCC0_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_104 | ESM0 | DCC0 error interrupt | Level | |
DCC1 | DCC1_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_329 | COMPUTE_CLUSTER0 | DCC1 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_280 | R5FSS0_INTRTR0 | DCC1 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_280 | R5FSS1_INTRTR0 | DCC1 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_89 | MAIN2MCU_LVL_INTRTR0 | DCC1 one-shot mode complete interrupt | Level | ||
DCC1_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_105 | ESM0 | DCC1 error interrupt | Level | |
DCC2 | DCC2_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_330 | COMPUTE_CLUSTER0 | DCC2 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_281 | R5FSS0_INTRTR0 | DCC2 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_281 | R5FSS1_INTRTR0 | DCC2 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_90 | MAIN2MCU_LVL_INTRTR0 | DCC2 one-shot mode complete interrupt | Level | ||
DCC2_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_106 | ESM0 | DCC2 error interrupt | Level | |
DCC3 | DCC3_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_331 | COMPUTE_CLUSTER0 | DCC3 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_282 | R5FSS0_INTRTR0 | DCC3 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_282 | R5FSS1_INTRTR0 | DCC3 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_91 | MAIN2MCU_LVL_INTRTR0 | DCC3 one-shot mode complete interrupt | Level | ||
DCC3_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_107 | ESM0 | DCC3 error interrupt | Level | |
DCC4 | DCC4_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_332 | COMPUTE_CLUSTER0 | DCC4 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_283 | R5FSS0_INTRTR0 | DCC4 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_283 | R5FSS1_INTRTR0 | DCC4 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_92 | MAIN2MCU_LVL_INTRTR0 | DCC4 one-shot mode complete interrupt | Level | ||
DCC4_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_108 | ESM0 | DCC4 error interrupt | Level | |
DCC5 | DCC5_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_333 | COMPUTE_CLUSTER0 | DCC5 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_284 | R5FSS0_INTRTR0 | DCC5 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_284 | R5FSS1_INTRTR0 | DCC5 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_93 | MAIN2MCU_LVL_INTRTR0 | DCC5 one-shot mode complete interrupt | Level | ||
DCC5_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_109 | ESM0 | DCC5 error interrupt | Level | |
DCC6 | DCC6_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_334 | COMPUTE_CLUSTER0 | DCC6 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_285 | R5FSS0_INTRTR0 | DCC6 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_285 | R5FSS1_INTRTR0 | DCC6 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_94 | MAIN2MCU_LVL_INTRTR0 | DCC6 one-shot mode complete interrupt | Level | ||
DCC6_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_110 | ESM0 | DCC6 error interrupt | Level | |
DCC7 | DCC7_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_335 | COMPUTE_CLUSTER0 | DCC7 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_286 R5FSS0_INTRTR0_IN_BIT0_111 | R5FSS0_INTRTR0 | DCC7 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_286 | R5FSS1_INTRTR0 | DCC7 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_95 | MAIN2MCU_LVL_INTRTR0 | DCC7 one-shot mode complete interrupt | Level | ||
DCC7_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_111 | ESM0 | DCC7 error interrupt | Level | |
DCC8 | DCC8_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_336 | COMPUTE_CLUSTER0 | DCC8 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_303 | R5FSS0_INTRTR0 | DCC8 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_303 | R5FSS1_INTRTR0 | DCC8 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_208 | MAIN2MCU_LVL_INTRTR0 | DCC8 one-shot mode complete interrupt | Level | ||
DCC8_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_112 | ESM0 | DCC8 error interrupt | Level | |
DCC9 | DCC9_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_337 | COMPUTE_CLUSTER0 | DCC9 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_304 | R5FSS0_INTRTR0 | DCC9 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_304 | R5FSS1_INTRTR0 | DCC9 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_209 | MAIN2MCU_LVL_INTRTR0 | DCC9 one-shot mode complete interrupt | Level | ||
DCC9_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_113 | ESM0 | DCC9 error interrupt | Level | |
DCC10 | DCC10_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_338 | COMPUTE_CLUSTER0 | DCC10 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_305 | R5FSS0_INTRTR0 | DCC10 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_305 | R5FSS1_INTRTR0 | DCC10 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_210 | MAIN2MCU_LVL_INTRTR0 | DCC10 one-shot mode complete interrupt | Level | ||
DCC10_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_114 | ESM0 | DCC10 error interrupt | Level | |
DCC11 | DCC11_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_339 | COMPUTE_CLUSTER0 | DCC11 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_306 | R5FSS0_INTRTR0 | DCC11 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_306 | R5FSS1_INTRTR0 | DCC11 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_211 | MAIN2MCU_LVL_INTRTR0 | DCC11 one-shot mode complete interrupt | Level | ||
DCC11_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_115 | ESM0 | DCC11 error interrupt | Level | |
DCC12 | DCC12_INTR_DONE_LEVEL_0 | GIC500_SPI_IN_340 | COMPUTE_CLUSTER0 | DCC12 one-shot mode complete interrupt | Level |
R5FSS0_INTRTR0_IN_307 | R5FSS0_INTRTR0 | DCC12 one-shot mode complete interrupt | Level | ||
R5FSS1_INTRTR0_IN_307 | R5FSS1_INTRTR0 | DCC12 one-shot mode complete interrupt | Level | ||
MAIN2MCU_LVL_INTRTR0_IN_212 | MAIN2MCU_LVL_INTRTR0 | DCC12 one-shot mode complete interrupt | Level | ||
DCC12_INTR_ERR_LEVEL_0 | ESM0_LVL_IN_116 | ESM0 | DCC12 error interrupt | Level |
Table 12-1608 through Table 12-1612 summarize the DCC input source clocks in the device MAIN domain.
DCCCLKSRC0 / DCCCLKSRC1 value: | DCC0 | DCC1 | DCC2 | |||||||||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | Input0 | Input1 | |||||||||||||||||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | MUX0 | MUX1 | |||||||||||||||||||||||||||||||||||
0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | ||
Clock Source | Input: | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK |
HFOSC0_CLKOUT | External Reference Clock Input to WKUP/MCU | ✓ | ✓ | ✓ | ✓ | |||||||||||||||||||||||||||||||||||
HFOSC1_CLKOUT | External Reference Clock Input to MAIN | ✓ | ✓ | ✓ | ✓ | |||||||||||||||||||||||||||||||||||
CLK_12M_RC | Internal 12.5MHz RC oscillator (Always ON) | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN PLLCTRL | ||||||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0 (CLK1) | CLK1 | ✓ | ||||||||||||||||||||||||||||||||||||||
CLK1/2 | CLK1/2 | ✓ | ||||||||||||||||||||||||||||||||||||||
CLK1/4 | CLK1/4 | ✓ | ✓ | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||
MAIN_PLL0_CLKOUT (MAIN PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV1_CLKOUT | DMTIMER Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV2_CLKOUT | eMMCSD Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV3_CLKOUT | GPMC Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV4_CLKOUT | MCAN Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV5_CLKOUT | SPI Reference clock | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV6_CLKOUT | CPTS/IEP Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV7_CLKOUT | ASRC SYS_CLK | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_CLKOUT (PER0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV0_CLKOUT | MAIN/ICSSG UARTs; I2C | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV1_CLKOUT | CPSW9G CPPI CLK | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV2_CLKOUT | eMMCSD Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV3_CLKOUT | DMTIMER Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV6_CLKOUT | UFS | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV7_CLKOUT | USB - LPM/SOF CLK | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_HSDIV8_CLKOUT | DPHY ESC Clock | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_CLKOUT (PER1 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV0_CLKOUT | ICSSG Core Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV1_CLKOUT_DIV2 | GPMC Clock Mux; DSS Functional Clock | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV2_CLKOUT | eMMCSD Clock Mux; McASP/ATL clock mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV4_CLKOUT | SerDes Reference Clock | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV6_CLKOUT | DMTIMER Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_CLKOUT (CPSW9G PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_HSDIV0_CLKOUT | CPSW9G/ICSSG RGMII/GMII Clock | ✓ | ||||||||||||||||||||||||||||||||||||||
eDP0 REFCLK_OUT | SerDes Reference Clock Output | ✓ |
DCCCLKSRC0 / DCCCLKSRC1 value: | DCC3 | DCC4 | DCC5 | |||||||||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | Input0 | Input1 | |||||||||||||||||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | MUX0 | MUX1 | |||||||||||||||||||||||||||||||||||
0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | ||
Clock Source | Input: | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK |
HFOSC0_CLKOUT | External Reference Clock Input to WKUP/MCU | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
HFOSC1_CLKOUT | External Reference Clock Input to MAIN | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
CLK_12M_RC | Internal 12.5MHz RC oscillator (Always ON) | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN PLLCTRL | ||||||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0 (CLK1) | CLK1 | ✓ | ||||||||||||||||||||||||||||||||||||||
CLK1/2 | CLK1/2 | ✓ | ||||||||||||||||||||||||||||||||||||||
CLK1/4 | CLK1/4 | ✓ | ✓ | ✓ | ✓ | |||||||||||||||||||||||||||||||||||
MAIN_PLL0_CLKOUT (MAIN PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL0_HSDIV8_CLKOUT | VPFE Clock | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL1_CLKOUT (PER0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL2_HSDIV5_CLKOUT_DIV2 | SA2_UL PKA Clock (450 MHz) | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL4_CLKOUT (AUDIO0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL4_HSDIV0_CLKOUT | McASP; some multiple of Audio Sampling rate | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL5_CLKOUT (VIDEO0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL5_HSDIV0_CLKOUT_DIV2 | VXE384 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL5_HSDIV1_CLKOUT_DIV2 | D5520 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL6_CLKOUT (GPU PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL6_HSDIV0_CLKOUT_DIV4 | GPU | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL7_CLKOUT (C7x PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL7_HSDIV0_CLKOUT_DIV4 | C7x | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL8_CLKOUT (ARM0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL8_HSDIV0_CLKOUT_DIV8 | ARM0 Core | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL12_CLKOUT (DDR PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL12_HSDIV0_CLKOUT_DIV4 | DDR | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL13_CLKOUT (C66 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL13_HSDIV0_CLKOUT_DIV4 | C66 Instance0 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL13_HSDIV1_CLKOUT_DIV4 | C66 Instance1 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL14_CLKOUT (PULSAR PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL14_HSDIV0_CLKOUT_DIV4 | Main Pulsar1 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL14_HSDIV1_CLKOUT_DIV4 | Main Pulsar2 | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL15_CLKOUT (AUDIO1 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL15_HSDIV0_CLKOUT | McASP | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL16_CLKOUT (DSS0 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL16_HSDIV0_CLKOUT_DIV2 | DSS DPI_0_PCLK; DSS DPI_2_PCLK | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL17_CLKOUT (DSS1 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL17_HSDIV0_CLKOUT_DIV2 | DSS DPI_1_PCLK Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL18_CLKOUT (DSS2 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL18_HSDIV0_CLKOUT_DIV2 | DSS DPI_2_PCLK Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL19_CLKOUT (DSS3 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL19_HSDIV0_CLKOUT_DIV2 | DSS DPI_1_PCLK Mux; DSS DPI_3_PCLK Mux; DSS DPI_5_PCLK Mux; DSS DPI_7_PCLK Mux; | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL23_CLKOUT (DSS7 PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL23_HSDIV0_CLKOUT_DIV2 | DSS DPI_1_PCLK Mux; DSS DPI_3_PCLK Mux; | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL25_CLKOUT (Vision PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL25_HSDIV0_CLKOUT_DIV2 | DMPAC | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL25_HSDIV1_CLKOUT_DIV2 | VPAC | ✓ | ||||||||||||||||||||||||||||||||||||||
GPMC_CLK | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP4_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP5_ACLKR | IO Clock input in Slave mode | ✓ |
DCCCLKSRC0 / DCCCLKSRC1 value: | DCC6 | DCC7 | DCC8 | |||||||||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | Input0 | Input1 | |||||||||||||||||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | MUX0 | MUX1 | |||||||||||||||||||||||||||||||||||
0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | ||
Clock Source | Input: | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK |
HFOSC0_CLKOUT | External Reference Clock Input to WKUP/MCU | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
HFOSC1_CLKOUT | External Reference Clock Input to MAIN | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
CLK_12M_RC | Internal 12.5MHz RC oscillator (Always ON) | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN PLLCTRL | ||||||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0/2 | CLK1/2 | ✓ | ✓ | |||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0/4 | CLK1/4 | ✓ | ✓ | ✓ | ✓ | |||||||||||||||||||||||||||||||||||
MAIN_PLL3_CLKOUT (CPSW9G PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_HSDIV1_CLKOUT | CPTS/IEP Clock Mux, ICSS Core clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_HSDIV2_CLKOUT | eMMCSD Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL25_CLKOUT (Vision PLL) | ||||||||||||||||||||||||||||||||||||||||
MCASP0_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP0_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP1_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP1_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP2_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP2_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP3_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP3_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
AUDIO_EXT_REFCLK0 | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
AUDIO_EXT_REFCLK1 | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
AUDIO_EXT_REFCLK2 | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
AUDIO_EXT_REFCLK3 | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
VPFE0_PCLK | IO Clock input for CCDC (Parallel Camera Port) | ✓ | ||||||||||||||||||||||||||||||||||||||
VOUT1_EXTPCLKIN | IO Reference clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
VOUT2_EXTPCLKIN | IO Reference clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
CPTS_RFT_CLK | IO Reference clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
CLK_32K | 32KHz Clock (from WKUP domain) | ✓ | ||||||||||||||||||||||||||||||||||||||
LFXOSC_CLKOUT | 32.768KHz external clock (from WKUP domain) | ✓ | ||||||||||||||||||||||||||||||||||||||
MCU_EXT_REFCLK0 | External Ref clock from WKUP domain | ✓ | ||||||||||||||||||||||||||||||||||||||
DPHY-RX0 byte clk RxByteClkHS_cl_l | IO Reference clock input (recoverd byte clock from CSI0_RXCLK P/N) | ✓ | ||||||||||||||||||||||||||||||||||||||
DPHY-RX1 byte clk RxByteClkHS_cl_l | IO Reference clock input (recoverd byte clock from CSI1_RXCLK P/N) | ✓ |
DCCCLKSRC0 / DCCCLKSRC1 value: | DCC9 | DCC10 | DCC11 | |||||||||||||||||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | Input0 | Input1 | |||||||||||||||||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | MUX0 | MUX1 | |||||||||||||||||||||||||||||||||||
0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | 0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | ||
Clock Source | Input: | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK |
HFOSC0_CLKOUT | External Reference Clock Input to WKUP/MCU | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
HFOSC1_CLKOUT | External Reference Clock Input to MAIN | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
CLK_12M_RC | Internal 12.5MHz RC oscillator (Always ON) | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN PLLCTRL | ||||||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0/2 | CLK1/2 | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN_SYSCLK0/4 | CLK1/4 | ✓ | ✓ | ✓ | ||||||||||||||||||||||||||||||||||||
MAIN_PLL3_CLKOUT (CPSW9G PLL) | ||||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_HSDIV3_CLKOUT | DMTIMER Clock Mux | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL3_HSDIV4_CLKOUT | SerDes Reference Clock (If 156.25 is needed VCO must be set for 2500MHz) | ✓ | ||||||||||||||||||||||||||||||||||||||
MAIN_PLL25_CLKOUT (Vision PLL) | ||||||||||||||||||||||||||||||||||||||||
MCASP4_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP5_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP6_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP6_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP7_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP7_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP8_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
MCASP8_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||||||||||||||||||||||||||||
RMII1_REFCLK | IO Reference clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII3_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII4_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII5_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII6_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII7_RXC | IO Receive clock input | ✓ | ||||||||||||||||||||||||||||||||||||||
RGMII8_RXC | IO Receive clock input | ✓ |
DCCCLKSRC0 / DCCCLKSRC1 value: | DCC12 | |||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | |||||||||||||
MUX0 | MUX1 | |||||||||||||
0-4, 6-9, B-F | A | 5 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9-F | ||
Clock Source | Input: | CLOCK0[0] | CLOCK0[1] | CLOCK0[2] | CLOCK1 | CLKSRC0 | CLKSRC1 | CLKSRC2 | CLKSRC3 | CLKSRC4 | CLKSRC5 | CLKSRC6 | CLKSRC7 | FICLK |
HFOSC0_CLKOUT | External Reference Clock Input to WKUP/MCU | ✓ | ||||||||||||
HFOSC1_CLKOUT | External Reference Clock Input to MAIN | ✓ | ||||||||||||
CLK_12M_RC | Internal 12.5MHz RC oscillator (Always ON) | ✓ | ||||||||||||
EXT_REFCLK1 | External Misc clock input to Wkup/MCU | |||||||||||||
MAIN PLLCTRL | ||||||||||||||
MAIN_SYSCLK0/2 | CLK1/2 | ✓ | ||||||||||||
MAIN_SYSCLK0/4 | CLK1/4 | ✓ | ||||||||||||
MAIN_PLL25_CLKOUT (Vision PLL) | ||||||||||||||
MCASP9_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||
MCASP9_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||
MCASP10_ACLKX | IO Clock input in Slave mode | ✓ | ||||||||||||
MCASP10_ACLKR | IO Clock input in Slave mode | ✓ | ||||||||||||
PRG0_RGMII1_RXC | IO Receive clock input | ✓ | ||||||||||||
PRG0_RGMII2_RXC | IO Receive clock input | ✓ | ||||||||||||
PRG1_RGMII1_RXC | IO Receive clock input | ✓ | ||||||||||||
PRG1_RGMII2_RXC | IO Receive clock input | ✓ |