SPRUIL1D May 2019 – December 2024 DRA829J , DRA829J-Q1 , DRA829V , DRA829V-Q1 , TDA4VM , TDA4VM-Q1
Module Pin | Device Level Signal | I/O(1) | Description | Module Pin Reset Value |
---|---|---|---|---|
VPFE0 | ||||
CCDC_DATA0 | VPFE_DATA0 | I | CCDC data input 0 | HiZ |
CCDC_DATA1 | VPFE_DATA1 | I | CCDC data input 1 | HiZ |
CCDC_DATA2 | VPFE_DATA2 | I | CCDC data input 2 | HiZ |
CCDC_DATA3 | VPFE_DATA3 | I | CCDC data input 3 | HiZ |
CCDC_DATA4 | VPFE_DATA4 | I | CCDC data input 4 | HiZ |
CCDC_DATA5 | VPFE_DATA5 | I | CCDC data input 5 | HiZ |
CCDC_DATA6 | VPFE_DATA6 | I | CCDC data input 6 | HiZ |
CCDC_DATA7 | VPFE_DATA7 | I | CCDC data input 7 | HiZ |
CCDC_DATA8 | VPFE_DATA8 | I | CCDC data input 8 | HiZ |
CCDC_DATA9 | VPFE_DATA9 | I | CCDC data input 9 | HiZ |
CCDC_DATA10 | VPFE_DATA10 | I | CCDC data input 10 | HiZ |
CCDC_DATA11 | VPFE_DATA11 | I | CCDC data input 11 | HiZ |
CCDC_DATA12 | VPFE_DATA12 | I | CCDC data input 12 | HiZ |
CCDC_DATA13 | VPFE_DATA13 | I | CCDC data input 13 | HiZ |
CCDC_DATA14 | VPFE_DATA14 | I | CCDC data input 14 | HiZ |
CCDC_DATA15 | VPFE_DATA15 | I | CCDC data input 15 | HiZ |
CCDC_VD | VPFE_VD | I | Vertical synchronization signal (VSYNC) | HiZ |
CCDC_HD | VPFE_HD | I | Horizontal synchronization signal (HSYNC) | HiZ |
CCDC_FIELD | VPFE_FIELD | I | Field identification signal | HiZ |
CCDC_WEN | VPFE_WEN | I | Write enable signal | HiZ |
CCDC_PCLK | VPFE_PCLK | I | Pixel clock | HiZ |
For more information about device level signals (pull-up/down resistors, buffer type, multiplexing and others), see tables Pin Attributes and Pin Multiplexing in the device-specific Datasheet.