SPRUIV7B May 2022 – September 2023 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP
Whether an initiator can access certain target or not depends on following factors:
Table 3-8 shows the physical connectivity between initiator and the target end points.
Target Interfaces | Initiators | |||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
A53SS | WKUP R5FSS | MCU M4FSS | TIFS | HSM | GPU | MMCSD0/1/2 | ICSSM0 | GIC | USB0/1 | debugss_wrap | dmss0 ( BCDMA and pktDMA) | PDMA0(SPI) | PDMA1(UART) | PDMA2(MCASP) | DSS | sa3_SS_sa_ul_0 | sa3ss_pktdma | |
A53's ACP | N | N | N | N | N | Y | Y | N | Y | Y | Y | Y | N | N | N | Y | Y | Y |
Compute_cluster0 config | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
UART0/1/2/3/4/5/6 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | Y | N | N | Y | Y |
MCU_UART0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_UART0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
SPI0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | Y | N | N | N | Y | Y |
MCU_SPI0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
TIMEOUT0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_TIMEOUT0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
Wkup_TIMEOUT0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_MCRC64_0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCRC64_0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DCC0/1/2/3/4/5/6 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_DCC0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
TIMER0/1/2/3/4/5/6/7 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCUTIMER0/1/2/3 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_TIMER0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_M4FSS | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
I2C0/1/2/3 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_I2C0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_I2C0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCANSS0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | Y | N | N | N | Y | Y |
MCU_MCANSS0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
All ECC_AGGR | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ELM0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
CPSW | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ddr16ss | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
MMCSD0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
GIC | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
RTI | Y | Y | Y | Y | Y | Y | N | Y | N | Y | Y | Y | N | N | N | N | Y | Y |
MCU_RTI | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_RTI | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ALL cbass | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DEBUGSS0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DEBUGSS_WRAP0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
FSS0 Data | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
FSS0 Config | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DMASS0 cfg | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
STM0 | Y | Y | Y | Y | Y | Y | Y | Y | N | Y | Y | Y | N | N | N | Y | Y | Y |
USB0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | Y | Y | Y | N | N | N | N | Y | Y |
all PBIST CFG | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DSS | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
CSI_RX | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DPHY_RX | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
TIFS | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
HSM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
GPU | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
BW_LIMITERS | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ROM | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_R5FSS TCM | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
WKUP_R5FSS config | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_M4FSS | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
ICSSM0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
GTC | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PSRAMECC | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | Y | Y | Y |
PSRAMECC_16k | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | Y | Y | Y |
MAILBOX | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
SA_UL | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
all INTR_routers | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PSC0 | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y | |
MCU_PSC0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
CTRL_MMR | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_CTRL_MMR | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
WKUP_CTRL_MMR | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
EFUSE0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PLL0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_PLL | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PADCFG_CTRL | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_PADCFG_CTRL | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DDPA0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DFTSS0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
GPIO0/1 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_GPIO0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PLLCTRL0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_PLLCTRL0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
PDMA0/1/2 ECC_AGGR CFG | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ECAP0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
EQEP0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
EPWM0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
McASP0/1/2 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | Y | N | Y | Y |
sa3ss_DMSS_HSM0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
DMSS0 | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
ESM | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |
MCU_ESM | Y | Y | Y | Y | Y | Y | N | Y | N | N | Y | Y | N | N | N | N | Y | Y |