SPRUJ17H March 2022 – October 2024 AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1
DCC0 - DCC1 Input Source Clock Mapping and DCC2 - DCC3 Input Source Clock Mapping summarizes the DCC input source clock options for the device.
DCC_CLKSRC0 / DCC_CLKSRC1 value: | MAIN_DCC0 | MAIN_DCC1 | |||||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | ||||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | ||||||||||||||||||||||
0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 0 | 1 | 2 | 3 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | ||
Clock Source: | Input: | CLK0 | CLK1 | CLK0 | CLK1 | ||||||||||||||||||||
XTALCLK | Crystal Clock | ✓ | ✓ | ✓ | |||||||||||||||||||||
RCCLK10M | Internal 10 MHz RC Oscilator. Always on | ✓ | ✓ | ✓ | |||||||||||||||||||||
EXT_REFCLK | External Ref Clock | ✓ | ✓ | ✓ | |||||||||||||||||||||
RCCLK32K | 32 KHz RC Clock | ✓ | ✓ | ✓ | |||||||||||||||||||||
PLL_CORE_CLKOUT (PLL_CORE) | |||||||||||||||||||||||||
DPLL_CORE_HSDIV0_CLKOUT0 |
Root clock for Processor SS and Interconnect (Not Mapped to DCC - covered by SYS_CLK below) |
||||||||||||||||||||||||
DPLL_CORE_HSDIV0_CLKOUT1 | CPSW/ICSS RGMII/GMII Clock | ✓ | |||||||||||||||||||||||
PLL_PER_CLKOUT (PLL_PER) | |||||||||||||||||||||||||
DPLL_PER_HSDIV0_CLKOUT0 | UART 5 Mbps Clocking | ✓ | |||||||||||||||||||||||
DPLL_PER_HSDIV0_CLKOUT1 | Peripheral Clocking | ✓ | |||||||||||||||||||||||
Other IP Clocks | |||||||||||||||||||||||||
R5FSS0_CLK | R5F Cluster 0 Clock | ✓ | |||||||||||||||||||||||
R5SFS1_CLK | R5F Cluster 1 Clock | ✓ | |||||||||||||||||||||||
SYS_CLK | Interconnect System Clock | ✓ | |||||||||||||||||||||||
WDT0_CLK | Watch Dog Timer | ||||||||||||||||||||||||
WDT1_CLK | Watch Dog Timer | ||||||||||||||||||||||||
WDT2_CLK | Watch Dog Timer | ||||||||||||||||||||||||
WDT3_CLK | Watch Dog Timer | ||||||||||||||||||||||||
MCAN0_CLK | MCAN Clock | ||||||||||||||||||||||||
MCAN1_CLK | MCAN Clock | ||||||||||||||||||||||||
TEMPSENSE_32K_CLK | 32 KHz Clock (divided down from XTALCLK) | ||||||||||||||||||||||||
RMII1_REFCLK | IO Reference Clock Input | ||||||||||||||||||||||||
RMII2_REFCLK | IO Reference Clock Input | ||||||||||||||||||||||||
RGMII1_RXC | IO Receive Clock Input | ||||||||||||||||||||||||
RGMII2_RXC | IO Receive Clock Input | ||||||||||||||||||||||||
MII1_RXCLK | IO Receive Clock Input | ||||||||||||||||||||||||
MII2_RXCLK | IO Receive Clock Input | ||||||||||||||||||||||||
PR0_MII0_RXCLK | IO Receive Clock Input | ||||||||||||||||||||||||
PR0_MII1_RXCLK | IO Receive Clock Input | ||||||||||||||||||||||||
FSI0_RX_CLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||||
FSI1_RX_CLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||||
FSI2_RX_CLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||||
FSI3_RX_CLK | IO Receive Clock Input | ✓ |
DCC_CLKSRC0 / DCC_CLKSRC1 value: | MAIN_DCC2 | MAIN_DCC3 | |||||||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Input0 | Input1 | Input0 | Input1 | ||||||||||||||||||||
MUX0 | MUX1 | MUX0 | MUX1 | ||||||||||||||||||||
[0, 3-F] | 1 | 2 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | [0, 3-F] | 1 | 2 | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | ||
Clock Source: | Input: | CLK0 | CLK1 | CLK0 | CLK1 | ||||||||||||||||||
XTALCLK | Crystal Clock | ✓ | ✓ | ||||||||||||||||||||
RCCLK10M | Internal 10 MHz RC Oscilator. Always on | ✓ | ✓ | ||||||||||||||||||||
EXT_REFCLK | External Ref Clock | ✓ | ✓ | ||||||||||||||||||||
RCCLK32K | 32 KHz RC Clock | ||||||||||||||||||||||
PLL_CORE_CLKOUT (PLL_CORE) | |||||||||||||||||||||||
DPLL_CORE_HSDIV0_CLKOUT0 |
Root clock for Processor SS and Interconnect (Not Mapped to DCC - covered by SYS_CLK below) |
||||||||||||||||||||||
DPLL_CORE_HSDIV0_CLKOUT1 | CPSW/ICSS RGMII/GMII Clock | ||||||||||||||||||||||
PLL_PER_CLKOUT (PLL_PER) | |||||||||||||||||||||||
DPLL_PER_HSDIV0_CLKOUT0 | UART 5 Mbps Clocking | ||||||||||||||||||||||
DPLL_PER_HSDIV0_CLKOUT1 | Peripheral Clocking | ||||||||||||||||||||||
Other IP Clocks | |||||||||||||||||||||||
R5SS0_CLK | R5 Cluster 0 Clock | ||||||||||||||||||||||
R5SS1_CLK | R5 Cluster 1 Clock | ||||||||||||||||||||||
SYS_CLK | Interconnect System Clock | ✓ | |||||||||||||||||||||
WDT0_CLK | Watch Dog Timer | ✓ | |||||||||||||||||||||
WDT1_CLK | Watch Dog Timer | ✓ | |||||||||||||||||||||
WDT2_CLK | Watch Dog Timer | ✓ | |||||||||||||||||||||
WDT3_CLK | Watch Dog Timer | ✓ | |||||||||||||||||||||
MCAN0_CLK | MCAN Clock | ✓ | |||||||||||||||||||||
MCAN1_CLK | MCAN Clock | ✓ | |||||||||||||||||||||
TEMPSENSE_32K_CLK | 32 KHz Clock (divided down from XTALCLK) | ✓ | |||||||||||||||||||||
RMII1_REFCLK | IO Reference Clock Input | ✓ | |||||||||||||||||||||
RMII2_REFCLK | IO Reference Clock Input | ✓ | |||||||||||||||||||||
RGMII1_RXC | IO Receive Clock Input | ✓ | |||||||||||||||||||||
RGMII2_RXC | IO Receive Clock Input | ✓ | |||||||||||||||||||||
MII1_RXCLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||
MII2_RXCLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||
PR0_MII0_RXCLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||
PR0_MII1_RXCLK | IO Receive Clock Input | ✓ | |||||||||||||||||||||
FSI0_RX_CLK | IO Receive Clock Input | ||||||||||||||||||||||
FSI1_RX_CLK | IO Receive Clock Input | ||||||||||||||||||||||
FSI2_RX_CLK | IO Receive Clock Input | ||||||||||||||||||||||
FSI3_RX_CLK | IO Receive Clock Input |