SPRUJ17H March 2022 – October 2024 AM2631 , AM2631-Q1 , AM2632 , AM2632-Q1 , AM2634 , AM2634-Q1
PERI VBUSP interconnect connects with the CORE VBUSP interconnect through the target ports each dedicated for individual initiators on the CORE VBUSP. The diagram below shows the peripherals which are target ports for the CORE VBUSP interconnect.
Targets | Initiators | |||||
---|---|---|---|---|---|---|
R5FSS 0-0_AHB |
R5FSS 0-1_AHB |
R5FSS 1-0_AHB |
R5FSS 1-1_AHB |
PERI VBUSP (Port0) |
PERI VBUSP (Port1) |
|
GPIO0 | Y | N | N | N | Y | Y |
GPIO1 | N | Y | N | N | Y | Y |
GPIO2 | N | N | Y | N | Y | Y |
GPIO3 | N | N | N | Y | Y | Y |
WDT0 | Y | N | N | N | Y | Y |
WDT1 | N | Y | N | N | Y | Y |
WDT2 | N | N | Y | N | Y | Y |
WDT3 | N | N | N | Y | Y | Y |
SPI0 | Y | Y | Y | Y | Y | Y |
SPI1 | Y | Y | Y | Y | Y | Y |
SPI2 | Y | Y | Y | Y | Y | Y |
SPI3 | Y | Y | Y | Y | Y | Y |
SPI4 | Y | Y | Y | Y | Y | Y |
SPI5 | Y | Y | Y | Y | Y | Y |
UART0 | Y | Y | Y | Y | Y | Y |
UART1 | Y | Y | Y | Y | Y | Y |
UART2 | Y | Y | Y | Y | Y | Y |
UART3 | Y | Y | Y | Y | Y | Y |
UART4 | Y | Y | Y | Y | Y | Y |
UART5 | Y | Y | Y | Y | Y | Y |
LIN0 | Y | Y | Y | Y | Y | Y |
LIN1 | Y | Y | Y | Y | Y | Y |
LIN2 | Y | Y | Y | Y | Y | Y |
LIN3 | Y | Y | Y | Y | Y | Y |
LIN4 | Y | Y | Y | Y | Y | Y |
I2C0 | Y | Y | Y | Y | Y | Y |
I2C1 | Y | Y | Y | Y | Y | Y |
I2C2 | Y | Y | Y | Y | Y | Y |
I2C3 | Y | Y | Y | Y | Y | Y |
RTI0 | Y | Y | Y | Y | Y | Y |
RTI1 | Y | Y | Y | Y | Y | Y |
RTI2 | Y | Y | Y | Y | Y | Y |
RTI3 | Y | Y | Y | Y | Y | Y |
CANFD0 | Y | Y | Y | Y | Y | Y |
CANFD1 | Y | Y | Y | Y | Y | Y |
CANFD2 | Y | Y | Y | Y | Y | Y |
CANFD3 | Y | Y | Y | Y | Y | Y |
ELM | Y | Y | Y | Y | Y | Y |
INFRA0 | Y | Y | Y | Y | Y | Y |
INFRA1 | Y | Y | Y | Y | Y | Y |