JAJSPH1E
May 2000 – January 2023
SN65LBC179A
,
SN75LBC179A
PRODUCTION DATA
1
特長
2
概要
3
Revision History
4
Pin Configuration and Functions
5
Specifications
5.1
Absolute Maximum Ratings
5.2
Dissipation Ratings
5.3
Recommended Operating Conditions
5.4
Thermal Information
5.5
Driver Electrical Characteristics
5.6
Driver Switching Characteristics
5.7
Receiver Electrical Characteristics
5.8
Receiver Switching Characteristics
5.9
Typical Characteristics
6
Parameter Measurement Information
7
Detailed Description
7.1
Device Functional Modes
7.1.1
FUNCTION TABLE
7.1.2
Schematics
8
Device and Documentation Support
8.1
ドキュメントの更新通知を受け取る方法
8.2
サポート・リソース
8.3
商標
8.4
静電気放電に関する注意事項
8.5
用語集
9
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
P|8
MPDI001B
サーマルパッド・メカニカル・データ
発注情報
jajsph1e_oa
jajsph1e_pm
1
特長
最大 30 Mbps の信号速度
(1)
向けに設計された、高速で低消費電力の
LinBiCMOS™
回路
12kV HBM を超えるバス・ピンの ESD 保護
ディセーブル時の非常に低い消費電流要件:最大 700μA
-7V~12V の同相電圧範囲
低消費電流:最大 15mA
ANSI 標準 TIA/EAI-485-A および ISO8482 と互換:1987(E)
正および負の出力電流制限
ドライバのサーマル・シャットダウン保護
(1)
1.
(1)
TIA/EIA-485-A による信号速度の定義では、遷移時間がビット長の 30% に制限されており、このデバイスの標準的な特性に示すように、この要件を必要とせずにより高い信号速度を実現できます。