JAJSKP7
December 2020
TAS5822M
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
Revision History
Device Comparison Table
5
Pin Configuration and Functions
6
Specifications
6.1
Absolute Maximum Ratings
6.2
ESD Ratings
6.3
Recommended Operating Conditions
6.4
Thermal Information
6.5
Electrical Characteristics
6.6
Timing Requirements
6.7
Typical Characteristics
6.7.1
Bridge Tied Load (BTL) Configuration Curves with 1SPW Modulation, Fsw = 768kHz
6.7.2
Parallel Bridge Tied Load (PBTL) Configuration Curves with 1SPW Modulation, Fsw = 768kHz
6.8
Parametric Measurement Information
6.8.1
Power Consumption Summary
7
Detailed Description
7.1
Overview
7.2
Functional Block Diagram
7.3
Feature Description
7.3.1
Power Supplies
7.3.2
Device Clocking
7.3.3
Serial Audio Port – Clock Rates
7.3.4
Clock Halt Auto-recovery
7.3.5
Sample Rate on the Fly Change
7.3.6
Serial Audio Port - Data Formats and Bit Depths
7.3.7
Digital Audio Processing
7.3.8
Class D Audio Amplifier
7.3.8.1
Speaker Amplifier Gain Select
7.4
Device Functional Modes
7.4.1
Software Control
7.4.2
Speaker Amplifier Operating Modes
7.4.2.1
BTL Mode
7.4.2.2
PBTL Mode
7.4.3
Minimize EMI with Spread Spectrum
7.4.4
Minimize EMI with channel to channel phase shift
7.4.5
Minimize EMI with Multi-Devices PWM Phase Synchronization
7.4.6
Thermal Foldback
7.4.7
Device State Control
7.4.8
Device Modulation
7.4.8.1
BD Modulation
7.4.8.2
1SPW Modulation
7.4.8.3
Hybrid Modulation
7.5
Programming and Control
7.5.1
I2 C Serial Communication Bus
7.5.2
Slave Address
7.5.2.1
Random Write
7.5.2.2
Sequential Write
7.5.2.3
Random Read
7.5.2.4
Sequential Read
7.5.2.5
DSP Memory Book, Page and BQ update
7.5.2.6
Example Use
7.5.2.7
Checksum
7.5.2.7.1
Cyclic Redundancy Check (CRC) Checksum
7.5.2.7.2
Exclusive or (XOR) Checksum
7.5.3
Control via Software
7.5.3.1
Startup Procedures
7.5.3.2
Shutdown Procedures
7.5.3.3
Protection and Monitoring
7.5.3.3.1
Over current Shutdown (OCSD)
7.5.3.3.2
Speaker DC Protection
7.5.3.3.3
Device Over Temperature Protection
7.5.3.3.4
Over Voltage Protection
7.5.3.3.5
Under Voltage Protection
7.5.3.3.6
Clock Fault
7.6
Register Maps
7.6.1
CONTROL PORT Registers
8
Application and Implementation
8.1
Application Information
8.2
Typical Applications
8.2.1
2.0 (Stereo BTL) System
8.2.2
MONO (PBTL) System
8.2.2.1
Design Requirements
8.2.2.2
Detailed Design Procedure
8.2.2.2.1
Bootstrap Capacitors
8.2.2.2.2
Inductor Selections
8.2.2.2.3
Power Supply Decoupling
8.2.2.2.4
Output EMI Filtering
8.2.2.3
Application Performance Plots
9
Power Supply Recommendations
9.1
DVDD Supply
9.2
PVDD Supply
10
Layout
10.1
Layout Guidelines
10.1.1
General Guidelines for Audio Amplifiers
10.1.2
Importance of PVDD Bypass Capacitor Placement on PVDD Network
10.1.3
Optimizing Thermal Performance
10.1.3.1
Device, Copper, and Component Layout
10.1.3.2
Stencil Pattern
10.1.3.2.1
PCB footprint and Via Arrangement
10.1.3.2.2
Solder Stencil
10.2
Layout Example
11
Device and Documentation Support
11.1
サポート・リソース
11.2
Trademarks
11.3
静電気放電に関する注意事項
11.4
用語集
12
Mechanical, Packaging, and Orderable Information
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
DCP|38
MPDS520B
サーマルパッド・メカニカル・データ
DCP|38
PPTD170A
発注情報
jajskp7_oa
jajskp7_pm
1
特長
柔軟なオーディオ I/O:
32、44.1、48、88.2、96kHz のサンプル・レートをサポート
I
2
S、LJ、RJ、TDM
SDOUT によるオーディオ・モニタ、サブチャネル、エコー・キャンセル
PLL を搭載し、3 線式のデジタル・オーディオ・インターフェイスをサポート (MCLK 不要)
ステレオのブリッジ結合またはモノラルの並列ブリッジ結合の負荷をサポート (BTL および PBTL)
効率的な Class-D 動作:
90% を超える電力効率、90mΩ の R
DS
on
複数の出力構成をサポート
2.0 モードで 2 × 35W (8Ω、24V、THD+N=1%)
2.0 モードで 2 × 22W (6Ω、18V、THD+N=1%)
優れたオーディオ性能:
THD+N ≦ 0.06% (1W、1kHz、PVDD = 24V)
SNR ≧ 110dB (A-weighted)、ICN ≦ 40µVRMS
高度なオーディオ処理:
サンプル・レート・コンバータ
96kHz のプロセッサ・サンプリング
DC ブロッキング、2 ×14 BQs、THD マネージャ
DPEQ、ボリューム制御
入力ミキサ、出力クロスバー
4 次 2 バンドの DRC + AGL
過熱フォールドバック
柔軟な電源構成
PVDD:4.5V~26.4V
DVDD および I/O:1.8V または 3.3V
優れた自己保護機能を内蔵
過電流エラー (OCE)
過熱警告 (OTW)
過熱エラー (OTE)
低電圧 / 過電圧誤動作防止 (UVLO/OVLO)
システム統合が簡単
I
2
C ソフトウェア制御
ソリューション・サイズの低減
開ループ・デバイスと比べて必要なパッシブ部品数が減少
最新の EMI テクノロジーによる超低 EMI
ほとんどのアプリケーションで大きなインダクタが不要