JAJSI74E
November 2019 – January 2022
TLV9351
,
TLV9352
,
TLV9354
PRODUCTION DATA
1
特長
2
アプリケーション
3
概要
4
改訂履歴
5
ピン構成および機能
6
仕様
6.1
絶対最大定格
6.2
ESD 定格
6.3
推奨動作条件
6.4
シングル・チャネルの熱に関する情報
6.5
デュアル・チャネルの熱に関する情報
6.6
クワッド・チャネルの熱に関する情報
6.7
電気的特性
14
6.8
標準的特性
7
詳細説明
7.1
概要
7.2
機能ブロック図
7.3
機能説明
7.3.1
入力保護回路
7.3.2
EMI 除去
7.3.3
位相反転の防止
7.3.4
過熱保護動作
7.3.5
容量性負荷および安定度
7.3.6
同相電圧範囲
7.3.7
電気的オーバーストレス
7.3.8
過負荷からの回復
7.3.9
代表的な仕様と分布
7.4
デバイスの機能モード
8
アプリケーション情報に関する免責事項
8.1
アプリケーション情報
8.2
代表的なアプリケーション
8.2.1
高電圧高精度コンパレータ
8.2.1.1
設計要件
8.2.1.2
詳細な設計手順
8.2.1.3
アプリケーション曲線
9
電源に関する推奨事項
10
レイアウト
10.1
レイアウトのガイドライン
10.2
レイアウト例
11
デバイスおよびドキュメントのサポート
11.1
デバイスのサポート
11.1.1
開発サポート
11.1.1.1
TINA-TI (無料のダウンロード・ソフトウェア)
11.1.1.2
TI Precision Designs
11.2
ドキュメントのサポート
11.2.1
関連資料
11.3
Receiving Notification of Documentation Updates
11.4
サポート・リソース
11.5
商標
11.6
Electrostatic Discharge Caution
11.7
Glossary
12
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
D|8
MSOI002K
PW|8
MPDS568
DGK|8
MPDS028E
DDF|8
MPDS569D
サーマルパッド・メカニカル・データ
発注情報
jajsi74e_oa
jajsi74e_pm
1
特長
低いオフセット電圧:±350µV
低い入力オフセット電圧ドリフト:±1.5µV/℃
低いノイズ:1kHz 時に 15nV/√
Hz
大きい同相除去比:110dB
小さいバイアス電流:±10pA
レール・ツー・レール出力
多重化対応 / コンパレータ入力
電源レールまでの差動入力でアンプが動作
アンプを開ループで、またはコンパレータとして使用可能
広い帯域幅:3.5MHz GBW
高いスルーレート:20V/µs
低い静止電流:600µA (アンプ 1 個あたり)
広い電源範囲:±2.25V~±20V、+4.5V~40V
堅牢な EMIRR 性能:入力ピンの EMI/RFI フィルタ
差動および同相入力電圧範囲は電源レールまで