JAJSHM9
June 2019
TUSB8043A
PRODUCTION DATA.
1
特長
2
アプリケーション
3
概要
図
4
改訂履歴
5
概要(続き)
6
Pin Configuration and Functions
Pin Functions
7
Specifications
7.1
Absolute Maximum Ratings
7.2
ESD Ratings
7.3
Recommended Operating Conditions
7.4
Thermal Information
7.5
Electrical Characteristics
7.6
Timing Requirements
8
Detailed Description
8.1
Overview
8.2
Functional Block Diagram
8.3
Feature Description
8.3.1
Battery Charging Features
8.3.2
USB Power Management
8.3.3
I2C Programming Support Using Internal HID to I2C Interface
8.3.3.1
SET REPORT (Output)
8.3.3.2
GET REPORT (Feature)
8.3.3.3
GET REPORT (Input)
8.3.4
One Time Programmable (OTP) Configuration
8.3.5
Clock Generation
8.3.6
Crystal Requirements
8.3.7
Input Clock Requirements
8.3.8
Power-Up and Reset
8.4
Device Functional Modes
8.4.1
External Configuration Interface
8.4.2
I2C EEPROM Operation
8.4.3
Port Configuration
8.4.4
SMBus Slave Operation
8.5
Register Maps
8.5.1
Configuration Registers
8.5.2
ROM Signature Register
Table 7.
Bit Descriptions – ROM Signature Register
8.5.3
Vendor ID LSB Register
Table 8.
Bit Descriptions – Vendor ID LSB Register
8.5.4
Vendor ID MSB Register
Table 9.
Bit Descriptions – Vendor ID MSB Register
8.5.5
Product ID LSB Register
Table 10.
Bit Descriptions – Product ID LSB Register
8.5.6
Product ID MSB Register
Table 11.
Bit Descriptions – Product ID MSB Register
8.5.7
Device Configuration Register
Table 12.
Bit Descriptions – Device Configuration Register
8.5.8
Battery Charging Support Register
Table 13.
Bit Descriptions – Battery Charging Support Register
8.5.9
Device Removable Configuration Register
Table 14.
Bit Descriptions – Device Removable Configuration Register
8.5.10
Port Used Configuration Register
Table 15.
Bit Descriptions – Port Used Configuration Register
8.5.11
Device Configuration Register 2
Table 16.
Bit Descriptions – Device Configuration Register 2
8.5.12
USB 2.0 Port Polarity Control Register
Table 17.
Bit Descriptions – USB 2.0 Port Polarity Control Register
8.5.13
UUID Registers
Table 18.
Bit Descriptions – UUID Byte N Register
8.5.14
Language ID LSB Register
Table 19.
Bit Descriptions – Language ID LSB Register
8.5.15
Language ID MSB Register
Table 20.
Bit Descriptions – Language ID MSB Register
8.5.16
Serial Number String Length Register
Table 21.
Bit Descriptions – Serial Number String Length Register
8.5.17
Manufacturer String Length Register
Table 22.
Bit Descriptions – Manufacturer String Length Register
8.5.18
Product String Length Register
Table 23.
Bit Descriptions – Product String Length Register
8.5.19
Device Configuration Register 3
Table 24.
Bit Descriptions – Device Configuration Register 3
8.5.20
USB 2.0 Only Port Register
Table 25.
Bit Descriptions – USB 2.0 Only Port Register
8.5.21
Serial Number String Registers
Table 26.
Bit Descriptions – Serial Number Registers
8.5.22
Manufacturer String Registers
Table 27.
Bit Descriptions – Manufacturer String Registers
8.5.23
Product String Registers
Table 28.
Bit Descriptions – Product String Byte N Register
8.5.24
Additional Feature Configuration Register
Table 29.
Bit Descriptions – Additional Feature Configuration Register
8.5.25
SMBus Device Status and Command Register
Table 30.
Bit Descriptions – SMBus Device Status and Command Register
9
Application and Implementation
9.1
Application Information
9.2
Typical Application
9.2.1
Discrete USB Hub Product
9.2.1.1
Design Requirements
9.2.1.2
Detailed Design Procedure
9.2.1.2.1
Upstream Port Implementation
9.2.1.2.2
Downstream Port 1 Implementation
9.2.1.2.3
Downstream Port 2 Implementation
9.2.1.2.4
Downstream Port 3 Implementation
9.2.1.2.5
Downstream Port 4 Implementation
9.2.1.2.6
VBUS Power Switch Implementation
9.2.1.2.7
Clock, Reset, and Misc
9.2.1.2.8
TUSB8043A Power Implementation
9.2.1.3
Application Curves
10
Power Supply Recommendations
10.1
TUSB8043A Power Supply
10.2
Downstream Port Power
10.3
Ground
11
Layout
11.1
Layout Guidelines
11.1.1
Placement
11.1.2
Package Specific
11.1.3
Differential Pairs
11.2
Layout Examples
11.2.1
Upstream Port
11.2.2
Downstream Port
12
デバイスおよびドキュメントのサポート
12.1
ドキュメントの更新通知を受け取る方法
12.2
コミュニティ・リソース
12.3
商標
12.4
静電気放電に関する注意事項
12.5
Glossary
13
メカニカル、パッケージ、および注文情報
パッケージ・オプション
メカニカル・データ(パッケージ|ピン)
RGC|64
MPQF125F
サーマルパッド・メカニカル・データ
RGC|64
QFND515A
発注情報
jajshm9_oa
jajshm9_pm
1
特長
4 ポートの USB 3.2 x1 Gen1 (5Gbps) ハブ
USB 2.0 ハブ機能
MTT (Multiple Transaction Translator) ハブ:4 つのトランザクション・トランスレータ
トランザクション・トランスレータごとに 2 つの非同期エンドポイント・バッファ
バッテリ充電のサポート
上流ポートの未接続または未構成時に、D+/D- デバイダ充電ポート (ACP1、ACP2、ACP3) をサポート
上流ポートの未接続時に、DCP または ACP モード間の自動移行モードをサポート
Galaxy 充電をサポート
CDP モード (上流ポート接続時)
DCP モード (上流ポート未接続時)
DCP モードは中国電気通信業界標準 YD/T 1591-2009 に準拠
USB 3.2 x1 Gen1 または USB 2.0 複合デバイスとしての動作をサポート
ポート単位または一括制御のパワー・スイッチングおよび過電流通知入力
4 つの外部下流ポート
と、USB HID から I
2
C への変換機能のための内部 USB 2.0 専用ポート
をサポート
USB HID を介した I
2
C 制御用の内部下流ポートで、ハイ・スピードおよびフル・スピード動作をサポートし、上流ポートに対応する速度を実現
I
2
C の読み出し/書き込みと、100k
および 400k (デフォルト)
での EEPROM の読み出しに対するベンダー要求をサポート
I
2
C マスタでクロック・ストレッチングをサポート
OTP ROM、シリアル EEPROM、または I
2
C/SMBus スレーブ・インターフェイスで次のカスタム構成をサポート
VID および PID
ポートのカスタマイズ
メーカーおよび製品文字列 (OTP ROM は除く)
シリアル番号 (OTP ROM は除く)
ピン選択か、EEPROM または I
2
C/SMBus スレーブ・インターフェイスを使用したアプリケーション機能の選択
128 ビットの UUID (Universally Unique Identifier) を提供
USB 2.0 上流ポート経由で、オンボードおよびイン・システムの EEPROM のプログラムをサポート
単一クロック入力、24MHz の水晶または発振器
下流ポートは USB 2.0 の構成のみ
64 ピン QFN パッケージ (RGC)