DATA SHEET
ADC12DJ2700 5.4GSPS シングル・チャネルまたは 2.7GSPS デュアル・チャネル、12 ビット、RF サンプリングのアナログ / デジタル・コンバータ (ADC)
このリソースの元の言語は英語です。 翻訳は概要を便宜的に提供するもので、自動化ツール (機械翻訳) を使用していることがあり、TI では翻訳の正確性および妥当性につきましては一切保証いたしません。 実際の設計などの前には、ti.com で必ず最新の英語版をご参照くださいますようお願いいたします。
1 特長
- ADC コア
- 12 ビットの分解能
- シングル・チャネル・モードで最大 5.4GSPS
- デュアル・チャネル・モードで最大 2.7GSPS
- 性能仕様
- ノイズ・フロア (信号なし、VFS = 1.0VPP-DIFF)
- デュアル・チャネル・モード:–151.6dBFS/Hz
- シングル・チャネル・モード:–153.8dBFS/Hz
- HD2、HD3:最高 3GHz まで -65dBc
- バッファ付きアナログ入力、VCMI = 0V
- アナログ入力帯域幅 (-3dB):8.0GHz
- 使用可能な入力周波数範囲: >10GHz
- フルスケール入力電圧 (VFS、デフォルト):0.8VPP
- アナログ入力同相 (VICM):0V
- ノイズなしのアパーチャ遅延 (TAD) 調整
- 高精度のサンプリング制御: 19fsステップ
- 同期およびインターリーブ動作を簡素化
- 遅延は温度および電圧に対して不変
- 使いやすい同期機能
- SYSREFタイミングの自動較正
- サンプル・マーキング用のタイムスタンプ
- JESD204B シリアル・データ・インターフェイス
- サブクラス0および1をサポート
- 最大レーン速度: 12.8Gbps
- 最大16レーンを使用できるためレーン速度を低減可能
- デュアル・チャネル・モードのデジタル・ダウン・コンバータ
- 実数出力:DDC バイパスまたは 2x 間引き
- 複素数出力:4x、8x、または 16x 間引き
- DDC ごとに 4 つの独立した 32 ビット NCO
- 消費電力:2.7W
- 電源:1.1V、1.9V