高速 A/D コンバータ (ADC) フロントエンドの設計に関係するメカニズムを理解することは、それ自体が手法であるように感じられることがあります。単にバランを配置して、バランの 2 次出力から ADC の入力に 2 本のトレース ラインを描くことは、高速アナログ レシーバのフロントエンド設計では推奨されません。バランは、帯域幅の寄生成分の影響を受けやすいだけでなく、他にも厄介な問題があります。この記事では、バランを使用したパッシブ アナログ入力設計を最大限に活用する方法を紹介します。この方法には、必要な帯域幅を達成するために、高コストのバランや高コストの減衰パッドを使用する必要がないという利点もあります。