KOKT065 May   2024 ADS8900B , OPA2320

 

  1.   1
  2. 1머리말
  3. 2전압 레퍼런스가 ADC 잡음에 미치는 영향
  4. 3전압 레퍼런스가 THD에 미치는 영향
  5. 4전압 레퍼런스 잡음과 THD가 ENOB에 미치는 영향
  6. 5전압 레퍼런스 잡음이 잡음 없는 해상도에 미치는 영향
  7. 6결론

전압 레퍼런스가 ADC 잡음에 미치는 영향

필터링을 통해 일부 잡음을 제거할 수 있지만 낮은 주파수에서는 잡음을 현실적으로 필터링할 수 없습니다. 전압 레퍼런스에서는 필요한 저항 커패시터 필터 구성 요소의 크기 때문에 신호 체인 성능에 큰 영향을 미치지 않고 플리커 잡음(0.1Hz~10Hz의 잡음)을 필터링할 수 없습니다. 따라서 거의 항상 시스템에는 잡음이 존재합니다.

전압 레퍼런스 잡음 외에도 ADC 자체와 ADC 드라이버의 잡음이 발생합니다. 이러한 각 부품은 디지털 신호를 생성하는 회로에 잡음을 유발합니다. 그림 1은 이 회로의 간소화된 블록 다이어그램입니다.

 외부 전압 레퍼런스를 사용하는 일반 ADC 회로 구성.그림 1 외부 전압 레퍼런스를 사용하는 일반 ADC 회로 구성.

방정식 1은(는) 이 회로의 총 잡음을 다음과 같이 나타냅니다.

방정식 1. T o t a l   N o i s e =   N o i s e D r i v e r 2 + N o i s e A D C 2 + N o i s e V R E F 2

시스템의 ENOB를 결정할 때 회로에 존재하는 잡음의 양을 알고 있어야 합니다. 일반적으로 저잡음 설계를 위해서는 저잡음 장치를 선택하는 것이 필수적입니다.

이 문서에서는 전압 레퍼런스 선택뿐만 아니라 ADC 성능을 극대화하는 데 도움이 되는 기타 데이터 처리 옵션에 대해 중점적으로 다룹니다.