Table 3-10 through Table 3-15 list the master and slave end point connections on the CBASS0. A cell may contain one of the following:
- Y – There is a connection between this master and that slave
- N – There is no connection between this master and that slave.
Table 3-10 CBASS0 Connectivity Matrix (Part 1) | Slaves on CBASS0 |
---|
Masters | PSRAMECC0_RAM | PSRAMECC0_ECC_AGGR | PSRAM2KECC0_RAM | PSRAM2KECC0_ECC_AGGR | MSRAM_512K0_RAM | MSRAM_512K0_ECC_AGGR_REGS | MCASP0_CFG | MCASP0_DMA | MCASP1_CFG | MCASP1_DMA | MCASP2_CFG | MCASP2_DMA | CBASS_DATADEBUG0_ERR | STM0 | DEBUGSS0_CFG | MAIN_DEBUG_CELL0 | TIMER0 | TIMER1 | TIMER10 | TIMER11 | TIMER12 | TIMER13 | TIMER14 | TIMER15 | TIMER16 | TIMER17 | TIMER18 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | Y | N | Y | N | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_RD | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_RD | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_WR | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_WR | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N | N | N | N | N | N | N | N | N | N | N |
Table 3-11 CBASS0 Connectivity Matrix (Part 2) | Slaves on CBASS0 |
---|
Masters | TIMER19 | TIMER2 | TIMER3 | TIMER4 | TIMER5 | TIMER6 | TIMER7 | TIMER8 | TIMER9 | ECAP0 | ECAP1 | ECAP2 | EPWM0 | HRPWM0 | EPWM1 | HRPWM1 | EPWM2 | HRPWM2 | EPWM3 | HRPWM3 | EPWM4 | HRPWM4 | EPWM5 | HRPWM5 | EQEP0 | EQEP1 | EQEP2 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-12 CBASS0 Connectivity Matrix (Part 3) | Slaves on CBASS0 |
---|
Masters | I2C0 | I2C1 | I2C2 | I2C3 | I2C4 | PDMA_MISC_PSILSS0_CFG | RTI0 | RTI1 | RTI28 | RTI29 | SPI0 | SPI1 | SPI2 | SPI3 | SPI4 | SPI5 | SPI6 | SPI7 | UART0 | UART1 | UART2 | UART3 | UART4 | UART5 | UART6 | UART7 | UART8 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-13 CBASS0 Connectivity Matrix (Part 4) | Slaves on CBASS0 |
---|
Masters | UART9 | MCAN0 | MCAN1 | MCAN2 | MCAN3 | MCAN4 | MCAN5 | MCAN6 | MCAN7 | MCAN8 | MCAN9 | MCAN10 | MCAN11 | MCAN12 | MCAN13 | MCAN14 | MCAN15 | MCAN16 | MCAN17 | NAVSS0_DDR0 | NAVSS0_DDR1 | NAVSS0_SRAM0 | NAVSS0_SRAM1 | GPMC0 | PCIE1 | R5FSS0_CORE0 | R5FSS0_CORE1 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | N |
R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | Y |
R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | N |
R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | N | Y |
R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y | Y | Y | Y | Y | Y | N |
R5FSS0_CORE0_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N |
PDMA_MCAN_MEMW0 | N | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-14 CBASS0 Connectivity Matrix (Part 5) | Slaves on CBASS0 |
---|
Masters | DCC0 | DCC1 | DCC2 | DCC3 | DCC4 | DCC5 | DCC6 | DCC7 | DCC8 | DCC9 | DCC10 | DCC11 | DCC12 | PLLCTRL0 | INFRA_CBASS0_ERR | ESM0_CFG | PSC0 | CTRL_MMR0 | GPIOMUX_INTRTR0_CFG | MAIN2MCU_LVL_INTRTR0_CFG | MAIN2MCU_PLS_INTRTR0_CFG | CMPEVT_INTRTR0_CFG | TIMESYNC_INTRTR0_CFG | FW_CBASS0_ERR | GTC0 | INFRA_ECC_AGGR0_CFG | PLL0_CFG |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-15 CBASS0 Connectivity Matrix (Part 6) | Slaves on CBASS0 |
---|
Masters | GPIO0 | GPIO2 | GPIO4 | GPIO6 | PBIST_INFRA0_CFG | EFUSE0 | USB3SS0_CORE | USB3SS0_USB2PHY | MMCSD0_CFG | MMCSD1_CFG | SERDES0 | R5FSS0_CORE0_CFG | R5FSS0_CORE1_CFG | ELM0 | CPSW0 | NAVSS0_NBSS_CFG | COMPUTE_CLUSTER0 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_PER1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-16 and Table 3-17 list the master and slave end point connections on the MCU_CBASS0. A cell may contain one of the following:
- Y – There is a connection between this master and that slave
- N – There is no connection between this master and that slave.
Table 3-16 MCU_CBASS0 Connectivity Matrix (Part 1) | Slaves on MCU_CBASS0 |
---|
Masters | MCU_ADC0_CFG | MCU_ADC0_DMA | MCU_DCC0 | MCU_DCC1 | MCU_DCC2 | MCU_TIMER0 | MCU_TIMER1 | MCU_TIMER2 | MCU_TIMER3 | MCU_TIMER4 | MCU_TIMER5 | MCU_TIMER6 | MCU_TIMER7 | MCU_TIMER8 | MCU_TIMER9 | MCU_ESM0_CFG | MCU_FSS0_CFG | MCU_FSS0_S0 | MCU_FSS0_S1 | MCU_EFUSE0 | MCU_PLL0_CFG | MCU_MCAN0 | MCU_MCAN1 | MCU_I2C0 | MCU_MSRAM_1MB0_CFG | MCU_MSRAM_1MB0 | MCU_NAVSS0_DST0 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N |
MCU_PDMA_ADC_MEMR0 | Y | Y | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N |
MCU_R5FSS0_CORE1_PER0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | N | N |
MCU_R5FSS0_CORE0_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | Y | N |
R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-17 MCU_CBASS0 Connectivity Matrix (Part 2) | Slaves on MCU_CBASS0 |
---|
Masters | MCU_CTRL_MMR0 | MCU_PDMA_MISC_PSILSS0_CFG | MCU_PSRAM0 | MCU_PSROM0 | MCU_R5FSS0_CORE0_CFG | MCU_R5FSS0_CORE0 | MCU_R5FSS0_CORE1_CFG | MCU_R5FSS0_CORE1 | MCU_RTI0 | MCU_RTI1 | MCU_SPI0 | MCU_SPI1 | MCU_SPI2 | MCU_UART0 |
WKUP_DMSC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | Y |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | Y |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | Y | Y | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | Y | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | Y | N | N | N |
MCU_R5FSS0_CORE0_PER0 | Y | Y | Y | N | Y | Y | Y | N | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_PER0 | Y | Y | Y | N | Y | Y | Y | N | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_RD | N | N | N | Y | N | N | N | Y | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_MEM_RD | N | N | N | Y | N | N | N | Y | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_WR | N | N | N | Y | N | Y | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_MEM_WR | N | N | N | Y | N | Y | N | N | N | N | N | N | N | N |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_RD | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_WR | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N | N | N | N | N |
Table 3-18 lists the master and slave end point connections on the WKUP_CBASS0. A cell may contain one of the following:
- Y – There is a connection between this master and that slave
- N – There is no connection between this master and that slave.
Table 3-18 WKUP_CBASS0 Connectivity Matrix | Slaves on WKUP_CBASS0 |
---|
Masters | WKUP_DMSC0 | WKUP_ESM0_CFG | WKUP_GPIO0 | WKUP_GPIO1 | WKUP_PSC0 | WKUP_PLLCTRL0 | WKUP_VTM0 | WKUP_I2C0 | WKUP_CTRL_MMR0 | WKUP_UART0 |
WKUP_DMSC0 | N | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_NAVSS0_SRC0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_PDMA_ADC_MEMR0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N |
MCU_PDMA_MISC_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_PER0 | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE1_PER0 | N | N | N | N | N | N | N | N | N | N |
MCU_R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MCU_R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
DEBUGSS0_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
GIC0_RD | N | N | N | N | N | N | N | N | N | N |
GIC0_WR | N | N | N | N | N | N | N | N | N | N |
NAVSS0_MST0 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
NAVSS0_MST1 | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
MMCSD0_RD | N | N | N | N | N | N | N | N | N | N |
MMCSD0_WR | N | N | N | N | N | N | N | N | N | N |
MMCSD1_WR | N | N | N | N | N | N | N | N | N | N |
MMCSD1_RD | N | N | N | N | N | N | N | N | N | N |
PCIE1_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
PCIE1_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
USB3SS0_RD | N | N | N | N | N | N | N | N | N | N |
USB3SS0_WR | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_RD | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE1_MEM_WR | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
R5FSS0_CORE0_PER1_RD | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_RD | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE0_PER1_WR | N | N | N | N | N | N | N | N | N | N |
R5FSS0_CORE1_PER1_WR | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_SPI_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_MCAN_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G1_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_USART_G2_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMR0 | N | N | N | N | N | N | N | N | N | N |
PDMA_MCASP_G0_MEMW0 | N | N | N | N | N | N | N | N | N | N |
PDMA_DEBUG_CCMCU_MEMR0 | N | N | N | N | N | N | N | N | N | N |