SPRZ171T December 2004 – September 2020 SM320F2801-EP , SM320F2808-EP , TMS320F2801 , TMS320F2801-Q1 , TMS320F28015 , TMS320F28016 , TMS320F28016-Q1 , TMS320F2802 , TMS320F2802-Q1 , TMS320F2806 , TMS320F2806-Q1 , TMS320F2808 , TMS320F2808-Q1 , TMS320F2809 , TMS320F2809-Q1
Table 5-4 through Table 5-5 show which silicon revision(s) are affected by each advisory.
TITLE | SILICON REVISION(S) AFFECTED(1) | |||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
F2801 | F2802 | F2806 | F2808 | |||||||||||||
0 | A | B | C | 0 | A | B | C | 0 | A | B | C | 0 | A | B | C | |
Memory: Flash and OTP Prefetch Buffer Overflow | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
Memory: Prefetching Beyond Valid Memory | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: Simultaneous Sampling Latency | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: ADC Inaccuracy at Low Frequencies | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: Initial Conversion Latency | Y | N/A | N/A | N/A | N/A | N/A | N/A | N/A | Y | N/A | N/A | N/A | Y | N/A | N/A | N/A |
ADC: ADC A Channel to B Channel Crosstalk in Simultaneous Mode | Y | Y | Y | N/A | Y | Y | Y | N/A | Y | Y | Y | N/A | Y | Y | Y | N/A |
SCI: Incorrect Operation of SCI in Address Bit Mode | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
SCI: Bootloader Does Not Clear the ABD Bit After Auto-Baud Lock | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
eCAN: When the CAN Option is Invoked in the Boot ROM, the Code may Hang Occasionally | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
eCAN: eCAN-A Boot Mode in Boot ROM | Y | Y | N/A | N/A | N/A | N/A | N/A | N/A | Y | Y | N/A | N/A | Y | Y | N/A | N/A |
eCAN: Unexpected Cessation of Transmit Operation | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
eCAN: Abort Acknowledge Bit Not Set | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
WD: Change to Watchdog Module: Bad Key Writes to WDKEY No Longer Cause RESET/Interrupt to be Generated | N/A | N/A | N/A | Y | N/A | N/A | N/A | Y | N/A | N/A | N/A | Y | N/A | N/A | N/A | Y |
WD: Limitation on Watchdog Module: Corrupted Watchdog Key Writes | Y | Y | Y | N/A | Y | Y | Y | N/A | Y | Y | Y | N/A | Y | Y | Y | N/A |
GPIO: Pin Behavior at Power-up | Y | Y | N/A | N/A | N/A | N/A | N/A | N/A | Y | Y | N/A | N/A | Y | Y | N/A | N/A |
GPIO: GPIO Qualification | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
Boot ROM: Configuration Change in Boot ROM | Y | Y | N/A | N/A | N/A | N/A | N/A | N/A | Y | Y | N/A | N/A | Y | Y | N/A | N/A |
Pulldown Resistor for TRST Pin | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
Input Clock: Device Startup Using XCLKIN Input | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
eQEP: Missed First Index Event | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
eQEP: eQEP Inputs in GPIO Asynchronous Mode | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
eQEP: Position Counter Incorrectly Reset on Direction Change During Index | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y | Y |
TITLE | SILICON REVISION(S) AFFECTED(1) | |||||||
---|---|---|---|---|---|---|---|---|
F28015 | F28016 | |||||||
0 | A | B | C | 0 | A | B | C | |
Memory: Flash and OTP Prefetch Buffer Overflow | Y | Y | Y | Y | Y | Y | Y | Y |
Memory: Prefetching Beyond Valid Memory | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: Simultaneous Sampling Latency | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: ADC Inaccuracy at Low Frequencies | Y | Y | Y | Y | Y | Y | Y | Y |
ADC: Initial Conversion Latency | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
ADC: ADC A Channel to B Channel Crosstalk in Simultaneous Mode | Y | Y | Y | N/A | Y | Y | Y | N/A |
SCI: Incorrect Operation of SCI in Address Bit Mode | Y | Y | Y | Y | Y | Y | Y | Y |
SCI: Bootloader Does Not Clear the ABD Bit After Auto-Baud Lock | Y | Y | Y | Y | Y | Y | Y | Y |
eCAN: When the CAN Option is Invoked in the Boot ROM, the Code may Hang Occasionally | Y | Y | Y | Y | Y | Y | Y | Y |
eCAN: eCAN-A Boot Mode in Boot ROM | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
eCAN: Unexpected Cessation of Transmit Operation | N/A | N/A | N/A | N/A | Y | Y | Y | Y |
eCAN: Abort Acknowledge Bit Not Set | Y | Y | Y | Y | Y | Y | Y | Y |
WD: Change to Watchdog Module: Bad Key Writes to WDKEY No Longer Cause RESET/Interrupt to be Generated | N/A | N/A | N/A | Y | N/A | N/A | N/A | Y |
WD: Limitation on Watchdog Module: Corrupted Watchdog Key Writes | Y | Y | Y | N/A | Y | Y | Y | N/A |
GPIO: Pin Behavior at Power-up | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
GPIO: GPIO Qualification | Y | Y | Y | Y | Y | Y | Y | Y |
Boot ROM: Configuration Change in Boot ROM | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
Pulldown Resistor for TRST Pin | Y | Y | Y | Y | Y | Y | Y | Y |
Input Clock: Device Startup Using XCLKIN Input | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
eQEP: Missed First Index Event | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
eQEP: eQEP Inputs in GPIO Asynchronous Mode | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |
eQEP: Position Counter Incorrectly Reset on Direction Change During Index | N/A | N/A | N/A | N/A | N/A | N/A | N/A | N/A |