昇降圧と SEPIC

さまざまな設計ニーズに対応する複数の構成とサイズ

 電力損失の最小化

バッテリ動作期間を浪費にせずに最大の電力を供給できます。TI の昇降圧、反転、分割レールの各製品は、多様なエレクトロニクス デバイスでソリューション サイズ全体の小型化、電力損失の最小化、バッテリ動作期間の延長に貢献する統合型部品を内蔵しており、電源設計の簡素化に役立ちます。低静止電流、高い電力密度、低 EMI を特長とする TI の幅広い製品ラインアップから最適な製品を選定できます。

カテゴリ別に製品を検索

パワー モジュール (磁気素子内蔵)

降圧 DC/DC 電圧変換用の最小かつ最もシンプルなオプション。

コンバータ (FET 内蔵)

FET 内蔵の降圧型電圧コンバータ採用で、シンプルさとフレキシビリティのバランスを確保

コントローラ (外部 FET)

温度条件の厳しい大電力アプリケーションで高い信頼性を達成

設計と開発に役立つリソース

設計ツール
WEBENCH® Power Designer
WEBENCH® Power Designer を使用すると、要件に基づいて、カスタマイズの電源を作成できます。この環境では、エンド ツー エンドの電源設計機能が利用でき、設計プロセスの全フェーズを通じて時間を節約することができます。
シミュレーション・ツール
TI Design / シミュレーション・ツール向け PSpice®
PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
設計ツール
最も一般的に使用されるスイッチ・モード電源向けの Power Stage Designer™ ソフトウェア・ツール

Power Stage Designer は、電源設計の迅速化に役立つ Java ベースのツールであり、ユーザーの入力に基づいて 21 種類のトポロジで電圧と電流を計算します。さらに、Power Stage Designer は、ボード線図プロット・ツールや、電源設計を容易にすることを意図してさまざまな機能を採用したツールボックスも搭載しています。すべての計算がリアルタイムで実行されるため、新しい電源設計を開始する最も迅速なツールになります。

  • Topology (トポロジ) ウィンドウ) – 複数の入力パラメータに基づき、トポロジ情報と部品ごとの波形を表示
  • Loop Calculator (...)

技術リソース

アプリケーション・ノート
アプリケーション・ノート
TPS55288 昇降圧コンバータで低 EMI を実現する方法
EMI ノイズの根本原因を分析し、レイアウトや回路レベルの設計ヒントも考慮した設計ガイドラインを活用して、EMI ノイズの最小化を進めることができます。
document-pdfAcrobat PDF
アプリケーション・ノート
アプリケーション・ノート
LM5176 Power Sharing Between Two Parallel, Four-Switch Buck-Boost Converters
このアプリケーション レポートでは、全体の性能を犠牲にせずに、2 個の並列接続コンバータ間で誤差を 1% 以内に抑えた平衡型負荷共有を実現する、コスト効率の優れたソリューションを提示します。  
document-pdfAcrobat PDF
技術記事
技術記事
4 スイッチ昇降圧レイアウトのヒントその 4:ゲート ドライブと帰路の配線方法
プリント基板 (PCB) のレイアウト設計は、4 スイッチ昇降圧レギュレータを使用して高性能を実現するうえで重要な役割を果たします。ゲート ドライブと帰路の最適な配線方法については、こちらの記事をご覧ください。