계측 증폭기

레지스터 네트워크가 통합 정밀도 및 공간 효율을 극대화

parametric-filter모든 제품 보기
최첨단 프로세스와 박막 기술을 사용하는 TI의 계측 증폭기는 오프셋 전압, 게인 오류, 드리프트 및 동상 모드 제거와 같은 매우 높은 수준의 DC(직접 전류) 정밀도를 실현합니다. 혁신적인 설계로 TI의 계측 증폭기가 탁월한 수준의 속도, 잡음 및 전력을 제공할 수 있으며, 첨단 패키징은 3mm x 3mm QFN 옵션으로 최대 공간 절약을 위해 크기를 확장할 수 있도록 합니다.

카테고리별로 찾아보기

매개 변수 사양으로 선택

설계 요구에 가장 적합한 계측 증폭기 찾기

계측 증폭기를 선택하는 이유

checkmark

높은 DC 정밀도

제로 드리프트로 장기적인 안정성을 보장하고, e-트림으로 패키지 스트레스 매개 변수 변화를 제거하고, 높은 일치 0.001% 박막 저항에서 높은 CMRR과 낮은 게인 오류를 유지합니다.

checkmark

OVP(입력 과전압 보호)

최대 ±60V의 입력 OVP를 통합한 TI의 36V 계측 증폭기를 사용하여 견고한 솔루션을 사용하고 개별 보호 체계에 비해 높은 정확도를 유지하여 매우 견고한 솔루션을 구현합니다.

checkmark

저잡음, 광대역

업계에서 가장 넓은 대역폭, 최대 28MHz, 초저잡음 1nV/√Hz로 TI의 고효율, 슈퍼 베타 증폭기로 고해상도 측정을 지원합니다.

checkmark

소형 패키지, 저전력

리드가 없는 3x3mm WSON 패키지로 보드 크기를 줄이고, 마이크로 전원 증폭기로 배터리 수명을 50 µA까지 늘립니다.

기술 리소스

비디오 시리즈
비디오 시리즈
TI 정밀 랩 - 계측 증폭기
계측 증폭기의 이론 및 작동을 다루는 계측 증폭기 비디오 시리즈 커리큘럼을 시청하세요. 
기술 기고문
기술 기고문
계측 증폭기 FAQ
계측 증폭기에 대한 FAQ에 대해 자세히 알아보세요.
Application brief
Application brief
Super-Beta Input Amplifiers: Features and Benefits
슈퍼 베타 트랜지스터가 양극 증폭기에서 정밀 성능을 어떻게 향상시키는지 알아보세요.
document-pdfAcrobat PDF

설계 및 개발 자료

시뮬레이션 툴
TI 설계 및 시뮬레이션 툴용 PSpice®
TI용 PSpice®는 아날로그 회로의 기능을 평가하는 데 사용되는 설계 및 시뮬레이션 환경입니다. 완전한 기능을 갖춘 이 설계 및 시뮬레이션 제품군은 Cadence®의 아날로그 분석 엔진을 사용합니다. 무료로 제공되는 TI용 PSpice에는 아날로그 및 전력 포트폴리오뿐 아니라 아날로그 행동 모델에 이르기까지 업계에서 가장 방대한 모델 라이브러리 중 하나가 포함되어 있습니다.

TI 설계 및 시뮬레이션 환경용 PSpice는 기본 제공 라이브러리를 이용해 복잡한 혼합 신호 설계를 시뮬레이션할 수 있습니다. 레이아웃 및 제작에 (...)
계산 툴
아날로그 엔지니어의 계산기

The Analog Engineer’s Calculator is designed to speed up many of the repetitive calculations that analog circuit design engineers use on a regular basis. This PC-based tool provides a graphical interface with a list of various common calculations ranging from setting op-amp gain with feedback (...)

평가 보드
대체 핀 아웃을 지원하는 범용 계측 증폭기 평가 모듈

INAEVM-ALT-SO8은 대체 핀아웃을 지원하는 계측 증폭기 평가 모듈(EVM)이며 사용자 가이드에 나와 있는 핀아웃을 지원하여 SO-8(D) 패키지의 정밀 계측 증폭기 프로토타입 제작을 단순화하는 데 사용됩니다. EVM은 채워지지 않은 보드이므로 계측 증폭기 장치 샘플을 별도로 주문해야 합니다.