RF PLL 및 신시사이저

고성능 테스트 기기, 위성, 레이더 및 5G 무선 시스템을 위한 초저위상 잡음 달성

parametric-filter모든 제품 보기
동기화 및 정규화된 위상 잡음이 -230dBc/Hz 미만인 광대역 고속 애플리케이션에 최적화된 RF PLL(위상 잠금 루프) 및 신시사이저의 광범위한 포트폴리오를 제공합니다. TI의 RF PLL 및 신시사이저는 설계 시간을 단축하는 동시에 우주 항공, 방위, 테스트 및 측정, 무선 통신과 같은 애플리케이션의 성능 요구 사항을 초과하는 데 도움이 됩니다.

카테고리별로 찾아보기

주요 기능별 선택

저위상 잡음

전압 제어 오실레이터(VCO) 및 PLL이 통합된 신시사이저를 사용하여 최상의 위상 잡음 성능 달성

고속 데이터 컨버터 클로킹

SYSREF 및 JESD204B 지원 장치를 지원하는 클록 고속 ADC 및 DAC

우주 항공 및 고안정성

방사능 강화 및 확장 온도 장치를 사용하여 우주 및 혹독한 환경에서 작동

저전력

전력에 민감한 배터리 작동 애플리케이션의 전류 소비 감소

주요 RF PLL 및 신시사이저

설계 및 개발 자료

애플리케이션 소프트웨어 및 프레임워크
텍사스 인스트루먼트 PLLatinum 시뮬레이션 툴

PLLATINUMSIM-SW는 사용자가 LMX 계열의 위상 고정 루프(PLL) 및 신시사이저를 포함하는 PLLatinum™ 집적 회로의 상세한 설계 및 시뮬레이션을 만들 수 있는 시뮬레이션 툴입니다.

애플리케이션 소프트웨어 및 프레임워크
텍사스 인스트루먼트 클록 및 신시사이저(TICS) Pro 소프트웨어

텍사스 인스트루먼트 클록 및 신시사이저(TICS) Pro 소프트웨어는 다음 접두사를 사용하여 제품 번호의 평가 모듈(EVM)을 프로그래밍하는 데 사용됩니다. CDC, LMK 및 LMX. 이러한 제품에는 위상 동기 루프 및 전압 제어 오실레이터(PLL+VCO), 신시사이저 및 클로킹 디바이스가 포함되어 있습니다.

설계 툴
클록 트리 아키텍트 프로그래밍 소프트웨어

Clock tree architect is a clock tree synthesis tool that streamlines your design process by generating clock tree solutions based on your system requirements. The tool pulls data from an extensive database of clocking products to generate a system-level multi-chip clocking solution.

LMX1860-SEP
RF PLL 및 신시사이저

SYSREF(JESD204B/C 지원) 및 FPGA 클록이 포함되어 있는 방사능 내성 15GHz RF 버퍼, 멀티플라이어, 디바이더

LMX1906-SP
RF PLL 및 신시사이저

SYSREF 및 FPGA 클록이 포함되어 있는 방사능 내성 강화 보장(RHA) 15GHz 버퍼, 멀티플라이어 및 디바이더