Inicio Gestión de la energía Reguladores lineales y de baja salida (LDO)

LP8340

ACTIVO

Regulador de voltaje de 1 A, 10 V, de baja IQ y baja caída

Se encuentra disponible una versión más nueva de este producto

open-in-new Comparar alternativas
Misma funcionalidad con diferente configuración de pines que el dispositivo comparado
TLV767 ACTIVO Regulador lineal de caída baja (LDO), salida fija y ajustable, 1 A, 16 V, tensión positiva Higher input voltage range

Detalles del producto

Output options Adjustable Output Iout (max) (A) 1 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 9.3 Vout (min) (V) 1.25 Rating Catalog Noise (µVrms) 250 PSRR at 100 KHz (dB) 10 Iq (typ) (mA) 0.019 Thermal resistance θJA (°C/W) 70 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Foldback Overcurrent protection Accuracy (%) 2 Dropout voltage (Vdo) (typ) (mV) 540 Operating temperature range (°C) 0 to 125
Output options Adjustable Output Iout (max) (A) 1 Vin (max) (V) 10 Vin (min) (V) 2.7 Vout (max) (V) 9.3 Vout (min) (V) 1.25 Rating Catalog Noise (µVrms) 250 PSRR at 100 KHz (dB) 10 Iq (typ) (mA) 0.019 Thermal resistance θJA (°C/W) 70 Load capacitance (min) (µF) 1 Regulated outputs (#) 1 Features Foldback Overcurrent protection Accuracy (%) 2 Dropout voltage (Vdo) (typ) (mV) 540 Operating temperature range (°C) 0 to 125
WSON (NGD) 6 9.6068 mm² 2.92 x 3.29
  • ±1.5% Typical VOUT Tolerance
  • 420mV Typical Dropout @ 1.0A (VO = 5V)
  • Wide Operating Range 2.7V to 10V
  • Internal 1.0A PMOS Output Transistor
  • 19µA Typical Quiescent Current
  • Thermal Overload Limiting
  • Foldback Current Limiting
  • Zener Trimmed Bandgap Reference
  • Space Saving WSON package
  • Temperature Range
    • LP8340C 0°C to 125°C
    • LP8340I −40°C to 125°C

All trademarks are the property of their respective owners.

  • ±1.5% Typical VOUT Tolerance
  • 420mV Typical Dropout @ 1.0A (VO = 5V)
  • Wide Operating Range 2.7V to 10V
  • Internal 1.0A PMOS Output Transistor
  • 19µA Typical Quiescent Current
  • Thermal Overload Limiting
  • Foldback Current Limiting
  • Zener Trimmed Bandgap Reference
  • Space Saving WSON package
  • Temperature Range
    • LP8340C 0°C to 125°C
    • LP8340I −40°C to 125°C

All trademarks are the property of their respective owners.

The LP8340 low-dropout CMOS linear regulator is available in 5V, 3.3V, 2.5V, 1.8V and adjustable output versions. Packaged in the 6ld WSON package and 3ld PFM. The LP8340 can deliver up to 1.0A output current.

Typical dropout voltage is 420mV at 1.0A for the 5.0V version, 540mV at 1.0A for the 3.3V version, 670mV at 1.0A for the 2.5V version and 680mV at 800mA for the 1.8V version.

The LP8340 includes a zener trimmed bandgap voltage reference, foldback current limiting and thermal overload limiting.

The LP8340 features a PMOS output transistor which unlike PNP type low dropout regulators requires no base drive current. This allows the device ground current to remain less than 50µA over operating temperature, supply voltage and irrespective of the load current.

The LP8340 low-dropout CMOS linear regulator is available in 5V, 3.3V, 2.5V, 1.8V and adjustable output versions. Packaged in the 6ld WSON package and 3ld PFM. The LP8340 can deliver up to 1.0A output current.

Typical dropout voltage is 420mV at 1.0A for the 5.0V version, 540mV at 1.0A for the 3.3V version, 670mV at 1.0A for the 2.5V version and 680mV at 800mA for the 1.8V version.

The LP8340 includes a zener trimmed bandgap voltage reference, foldback current limiting and thermal overload limiting.

The LP8340 features a PMOS output transistor which unlike PNP type low dropout regulators requires no base drive current. This allows the device ground current to remain less than 50µA over operating temperature, supply voltage and irrespective of the load current.

Descargar Ver vídeo con transcripción Video

Documentación técnica

star =Principal documentación para este producto seleccionada por TI
No se encontraron resultados. Borre su búsqueda y vuelva a intentarlo.
Ver todo 1
Tipo Título Fecha
* Data sheet LP8340 Low Dropout, Low IQ, 1.0A CMOS Linear Regulator datasheet (Rev. D) 02 abr 2013

Diseño y desarrollo

Para conocer los términos adicionales o los recursos necesarios, haga clic en cualquier título de abajo para ver la página de detalles cuando esté disponible.

Modelo de simulación

LP8340-ADJ PSpice Transient Model

SNVMAQ3.ZIP (67 KB) - PSpice Model
Modelo de simulación

LP8340-ADJ Unencrypted PSpice Transient Model (Rev. A)

SNVMAQ2A.ZIP (2 KB) - PSpice Model
Encapsulado Pines Símbolos CAD, huellas y modelos 3D
WSON (NGD) 6 Ultra Librarian

Pedidos y calidad

Información incluida:
  • RoHS
  • REACH
  • Marcado del dispositivo
  • Acabado de plomo/material de la bola
  • Clasificación de nivel de sensibilidad a la humedad (MSL) / reflujo máximo
  • Estimaciones de tiempo medio entre fallas (MTBF)/fallas en el tiempo (FIT)
  • Contenido del material
  • Resumen de calificaciones
  • Monitoreo continuo de confiabilidad
Información incluida:
  • Lugar de fabricación
  • Lugar de ensamblaje

Los productos recomendados pueden tener parámetros, módulos de evaluación o diseños de referencia relacionados con este producto de TI.

Soporte y capacitación

Foros de TI E2E™ con asistencia técnica de los ingenieros de TI

El contenido lo proporcionan “tal como está” TI y los colaboradores de la comunidad y no constituye especificaciones de TI. Consulte los términos de uso.

Si tiene preguntas sobre la calidad, el paquete o el pedido de productos de TI, consulte el soporte de TI. ​​​​​​​​​​​​​​

Videos