ADC12DL2500

アクティブ

12 ビット、デュアル 2.5GSPS またはシングル 5GSPS の A/D コンバータ (LVDS インターフェイス)

製品詳細

Sample rate (max) (Msps) 2500, 5000 Resolution (bps) 12 Number of input channels 1, 2 Interface type DDR LVDS, Parallel LVDS Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2948 Architecture Folding Interpolating SNR (dB) 56 ENOB (bit) 9 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
Sample rate (max) (Msps) 2500, 5000 Resolution (bps) 12 Number of input channels 1, 2 Interface type DDR LVDS, Parallel LVDS Analog input BW (MHz) 8000 Features Ultra High Speed Rating Catalog Peak-to-peak input voltage range (V) 0.8 Power consumption (typ) (mW) 2948 Architecture Folding Interpolating SNR (dB) 56 ENOB (bit) 9 SFDR (dB) 65 Operating temperature range (°C) -40 to 85 Input buffer Yes
FCBGA (ACF) 256 289 mm² 17 x 17
  • ADC コア
    • 12 ビット分解能
    • シングル チャネル モードで最大 1GSPS、3GSPS、5GSPS
    • デュアル チャネル モードで最大 500MSPS、1.5GSPS、2.5GSPS
  • 内部ディザリングによる低振幅の高次高調波
  • 低レイテンシ LVDS インターフェイス:
    • 合計レイテンシ:10ns 未満
    • 1.6Gbps で最大 48 のデータ ペア
    • 4 つの DDR データ クロック
    • ストローブ信号により同期が簡素化
  • ノイズ フロア (入力なし、VFS = 1VPP-DIFF):
    • デュアル チャネル モード:-143.5、-148、-149.8dBFS/Hz
    • シングル チャネルモード:-146.2、-150.3、-152.2dBFS/Hz
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8Vpp
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル マーキング用のタイムスタンプ
  • 消費電力:2.6、2.8、3W
  • ADC コア
    • 12 ビット分解能
    • シングル チャネル モードで最大 1GSPS、3GSPS、5GSPS
    • デュアル チャネル モードで最大 500MSPS、1.5GSPS、2.5GSPS
  • 内部ディザリングによる低振幅の高次高調波
  • 低レイテンシ LVDS インターフェイス:
    • 合計レイテンシ:10ns 未満
    • 1.6Gbps で最大 48 のデータ ペア
    • 4 つの DDR データ クロック
    • ストローブ信号により同期が簡素化
  • ノイズ フロア (入力なし、VFS = 1VPP-DIFF):
    • デュアル チャネル モード:-143.5、-148、-149.8dBFS/Hz
    • シングル チャネルモード:-146.2、-150.3、-152.2dBFS/Hz
  • バッファ付きアナログ入力、VCMI = 0V:
    • アナログ入力帯域幅 (-3dB):8GHz
    • フルスケール入力電圧 (VFS、デフォルト):0.8Vpp
  • ノイズなしのアパーチャ遅延 (TAD) 調整
    • 高精度サンプリング制御:19fs ステップ
    • 同期およびインターリーブ動作を簡素化
    • 遅延は温度および電圧に対して不変
  • 使いやすい同期機能:
    • SYSREF タイミングの自動較正
    • サンプル マーキング用のタイムスタンプ
  • 消費電力:2.6、2.8、3W

ADC12DL500、ADC12DL1500、ADC12DL2500 は A/D コンバータ (ADC) のファミリで、デュアル チャネル モードで最大 500MSPS、1.5GSPS、2.5GSPS、シングル チャネル モードで最大 1GSPS、3GSPS、5GSPS をサンプリングできます。チャネル数 (デュアル チャネル モード) とサンプル レート (シングル チャネル モード) のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅アプリケーションの両方の要求に対応する、柔軟なハードウェアを開発できます。

これらのデバイスはレイテンシが短い低電圧差動信号 (LVDS) インターフェイスを使用しており、レイテンシが重要なアプリケーションや、LVDS の単純性が好ましい場合に適しています。インターフェイスは最大48のデータ ペア、4つのダブル データ レート(DDR)クロック、および4つのストローブ信号を使用して、4つの12ビット データ バスに編成されます。このインターフェイスは、最高 1.6Gbps の信号速度をサポートします。ストローブ信号により、バス間や複数のデバイス間の同期が簡単になります。このストローブは内部的に生成され、SYSREF 入力により決定論的なタイミングでリセット可能です。ノイズなしのアパーチャ遅延 (TAD) 調整や SYSREF のウィンドウ処理などの革新的な同期機能により、複数デバイスの同期がさらに簡単に行えます。

ADC12DL500、ADC12DL1500、ADC12DL2500 は A/D コンバータ (ADC) のファミリで、デュアル チャネル モードで最大 500MSPS、1.5GSPS、2.5GSPS、シングル チャネル モードで最大 1GSPS、3GSPS、5GSPS をサンプリングできます。チャネル数 (デュアル チャネル モード) とサンプル レート (シングル チャネル モード) のトレードオフをプログラム可能なため、多くのチャネル数や広い瞬間的な信号帯域幅アプリケーションの両方の要求に対応する、柔軟なハードウェアを開発できます。

これらのデバイスはレイテンシが短い低電圧差動信号 (LVDS) インターフェイスを使用しており、レイテンシが重要なアプリケーションや、LVDS の単純性が好ましい場合に適しています。インターフェイスは最大48のデータ ペア、4つのダブル データ レート(DDR)クロック、および4つのストローブ信号を使用して、4つの12ビット データ バスに編成されます。このインターフェイスは、最高 1.6Gbps の信号速度をサポートします。ストローブ信号により、バス間や複数のデバイス間の同期が簡単になります。このストローブは内部的に生成され、SYSREF 入力により決定論的なタイミングでリセット可能です。ノイズなしのアパーチャ遅延 (TAD) 調整や SYSREF のウィンドウ処理などの革新的な同期機能により、複数デバイスの同期がさらに簡単に行えます。

ダウンロード 字幕付きのビデオを表示 ビデオ

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
3 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート ADC12DLx500 LVDS インターフェイス搭載、0.5、1.5、2.5GSPS デュアル チャネル、または 1、3、5GSPS シングル チャネル、12 ビット A/D コンバータ (ADC) データシート PDF | HTML 英語版 PDF | HTML 2024年 1月 31日
EVM ユーザー ガイド (英語) ADC12DLXX00 Evaluation Module User's Guide (Rev. A) PDF | HTML 2023年 12月 7日
証明書 ADC12DL2500EVM EU Declaration of Conformity (DoC) 2023年 11月 15日

設計および開発

その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。

評価ボード

ADC12DL2500EVM — ADC12DL2500 の評価基板

ADC12DL2500 評価基板 (EVM) を使用すると、ADC12DL2500 をテストできます。この製品は、LVDS インターフェイス搭載、12 ビット、デュアル 2.5GSPS / シングル 5GSPS、RF サンプリング A/D コンバータ (ADC) です。この EVM は 複数のシングルエンド AC 結合アナログ入力、オンボード ADC クロック生成機能、パワー コンディショニング回路を搭載しています。この評価基板 (EVM) は TSW14DL3200EVM への直接接続が可能です。高速データ コンバータ Pro ソフトウェア (DATACONVERTERPRO-SW) (...)
ユーザー ガイド: PDF | HTML
シミュレーション・ツール

PSPICE-FOR-TI — TI Design / シミュレーション・ツール向け PSpice®

PSpice® for TI は、各種アナログ回路の機能評価に役立つ、設計とシミュレーション向けの環境です。設計とシミュレーションに適したこのフル機能スイートは、Cadence® のアナログ分析エンジンを使用しています。PSpice for TI は無償で使用でき、アナログや電源に関する TI の製品ラインアップを対象とする、業界でも有数の大規模なモデル・ライブラリが付属しているほか、選択された一部のアナログ動作モデルも利用できます。

設計とシミュレーション向けの環境である PSpice for TI (...)
パッケージ ピン数 CAD シンボル、フットプリント、および 3D モデル
FCBGA (ACF) 256 Ultra Librarian

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

推奨製品には、この TI 製品に関連するパラメータ、評価基板、またはリファレンス デザインが存在する可能性があります。

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​

ビデオ