ホーム ロジックと電圧変換 フリップ・フロップ、ラッチ、レジスタ JK フリップ・フロップ

CD74AC109

アクティブ

セットとリセット搭載、デュアル・ポジティブ・エッジ・トリガ J-K フリップ・フロップ

alarm通知 ご注文はこちら

製品詳細

Number of channels 2 Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 5.5 Input type LVTTL/CMOS Output type Push-Pull Clock frequency (MHz) 100 Supply current (max) (µA) 80 IOL (max) (mA) 24 IOH (max) (mA) -24 Features Balanced outputs, Clear, High speed (tpd 10-50ns), Positive edge triggered, Positive input clamp diode, Preset Operating temperature range (°C) -55 to 125 Rating Catalog
Number of channels 2 Technology family AC Supply voltage (min) (V) 1.5 Supply voltage (max) (V) 5.5 Input type LVTTL/CMOS Output type Push-Pull Clock frequency (MHz) 100 Supply current (max) (µA) 80 IOL (max) (mA) 24 IOH (max) (mA) -24 Features Balanced outputs, Clear, High speed (tpd 10-50ns), Positive edge triggered, Positive input clamp diode, Preset Operating temperature range (°C) -55 to 125 Rating Catalog
PDIP (N) 16 181.42 mm² 19.3 x 9.4 SOIC (D) 16 59.4 mm² 9.9 x 6
  • AC タイプは 1.5V~5.5V で動作し、バランスのとれたノイズ耐性を電源電圧の 30% で実現
  • バイポーラ F、AS、S の速度と消費電力の大幅な低減
  • 伝搬遅延時間の平衡化
  • ±24mA 出力駆動電流
    • 15 F デバイスへのファンアウト
  • SCR ラッチアップ耐性の高い CMOS プロセスと回路設計
  • MIL-STD-883、Method 3015 に準拠した 2kV を超える ESD 保護
  • AC タイプは 1.5V~5.5V で動作し、バランスのとれたノイズ耐性を電源電圧の 30% で実現
  • バイポーラ F、AS、S の速度と消費電力の大幅な低減
  • 伝搬遅延時間の平衡化
  • ±24mA 出力駆動電流
    • 15 F デバイスへのファンアウト
  • SCR ラッチアップ耐性の高い CMOS プロセスと回路設計
  • MIL-STD-883、Method 3015 に準拠した 2kV を超える ESD 保護

CD74AC109-Q1 デバイスには、2 つの独立した J-K ポジティブ エッジ トリガ フリップ フロップがあります。その他の入力のレベルに関係なく、プリセット (PRE) 入力を Low レベルにすると出力は High になり、クリア (CLR) 入力を Low レベルにすると出力は Low になります。PRE と CLR が非アクティブ (HIGH) の場合、セットアップ時間の要件を満たす J および K 入力のデータは、クロック (CLK) パルスの正方向エッジで出力に転送されます。このデバイスは車載アプリケーション用に認定済みです。

CD74AC109-Q1 デバイスには、2 つの独立した J-K ポジティブ エッジ トリガ フリップ フロップがあります。その他の入力のレベルに関係なく、プリセット (PRE) 入力を Low レベルにすると出力は High になり、クリア (CLR) 入力を Low レベルにすると出力は Low になります。PRE と CLR が非アクティブ (HIGH) の場合、セットアップ時間の要件を満たす J および K 入力のデータは、クロック (CLK) パルスの正方向エッジで出力に転送されます。このデバイスは車載アプリケーション用に認定済みです。

ダウンロード

お客様が関心を持ちそうな類似品

open-in-new 代替品と比較
比較対象デバイスと同等の機能で、ピン互換製品
SN74LVC112A アクティブ クリアとプリセット搭載、デュアル、ネガティブ・エッジ・トリガ J-K フリップ・フロップ Smaller voltage range (1.65V to 3.6V), shorter propagation delay (5.5ns)

技術資料

star =TI が選定したこの製品の主要ドキュメント
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
1 をすべて表示
種類 タイトル 最新の英語版をダウンロード 日付
* データシート CDx4AC109 デュアルJ- K ポジティブ エッジ トリガ フリップ フロップ、クリア / プリセット搭載 データシート (Rev. A 翻訳版) PDF | HTML 英語版 (Rev.A) PDF | HTML 2025年 1月 23日

購入と品質

記載されている情報:
  • RoHS
  • REACH
  • デバイスのマーキング
  • リード端子の仕上げ / ボールの原材料
  • MSL 定格 / ピーク リフロー
  • MTBF/FIT 推定値
  • 使用原材料
  • 認定試験結果
  • 継続的な信頼性モニタ試験結果
記載されている情報:
  • ファブの拠点
  • 組み立てを実施した拠点

サポートとトレーニング

TI E2E™ フォーラムでは、TI のエンジニアからの技術サポートを提供

コンテンツは、TI 投稿者やコミュニティ投稿者によって「現状のまま」提供されるもので、TI による仕様の追加を意図するものではありません。使用条件をご確認ください。

TI 製品の品質、パッケージ、ご注文に関するお問い合わせは、TI サポートをご覧ください。​​​​​​​​​​​​​​