データシート
CD74HC73
- クロック入力にヒステリシスを備えることで、ノイズ耐性を向上させ、立ち上がり / 立ち下がり時間が大きい入力にも対応
- 非同期リセット
- 相補出力
- バッファ付き入力
- fMAX = 60MHz (標準値、VCC = 5V、 CL = 15pF、TA = 25℃)
- ファンアウト (全温度範囲にわたって)
- 標準出力:10 個の LSTTL 負荷
- バス・ドライバ出力:15 個の LSTTL 負荷
- 広い動作温度範囲:-55℃~125℃
- 平衡な伝搬遅延と遷移時間
- LSTTL ロジック IC に比べて消費電力を大幅削減
- HC タイプ
- 2V~6V で動作
- 優れたノイズ耐性:VCC に対して NIL = 30%、NIH = 30% (VCC = 5V 時)
- HCT タイプ
- 4.5V~5.5V で動作
- LSTTL 入力ロジックと直接互換、 VIL = 0.8V (最大値)、VIH = 2V (最小値)
- CMOS 入力互換、VOL、VOH で II ≦ 1µA
技術資料
結果が見つかりませんでした。検索条件をクリアしてから、再度検索を試してください。
16 をすべて表示 設計および開発
その他のアイテムや必要なリソースを参照するには、以下のタイトルをクリックして詳細ページをご覧ください。
評価ボード
14-24-LOGIC-EVM — 14 ピンから 24 ピンの D、DB、DGV、DW、DYY、NS、PW の各パッケージに封止した各種ロジック製品向けの汎用評価基板
14-24-logic-EVM 評価基板は、14 ピンから 24 ピンの D、DW、DB、NS、PW、DYY、DGV の各パッケージに封止した各種ロジック デバイスをサポートする設計を採用しています。
パッケージ | ピン数 | CAD シンボル、フットプリント、および 3D モデル |
---|---|---|
PDIP (N) | 14 | Ultra Librarian |
SOIC (D) | 14 | Ultra Librarian |
購入と品質
記載されている情報:
- RoHS
- REACH
- デバイスのマーキング
- リード端子の仕上げ / ボールの原材料
- MSL 定格 / ピーク リフロー
- MTBF/FIT 推定値
- 使用原材料
- 認定試験結果
- 継続的な信頼性モニタ試験結果
記載されている情報:
- ファブの拠点
- 組み立てを実施した拠点